搜索结果
找到约 1,175 项符合
寄生电容 的查询结果
模拟电子 单端10-bit SAR ADC IP核的设计
本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1 MS/s的10-bit单端逐次逼近型模数转换器。使用cadence spectre 工具进行仿真,仿真结果表明,设计的D/A转换器和比较器等电路满足10-bit A/D 转换的要求,逐次逼近A/D转换器可以正常工作。
...
模拟电子 带有增益提高技术的高速CMOS运算放大器设计
设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结 ...
模拟电子 大学物理实验RC电路时间常数的Multisim仿真测试
基于探索大学物理电学实验仿真技术的目的,采用Multisim10仿真软件对RC电路时间常数参数进行了仿真实验测试。从RC电路电容充、放电时电容电压uC的表达式出发,分析了uC与时间常数之间的关系,给出了几种Multisim仿真测试时间常数的实验方案。仿真实验可直观形象地描述RC电路的工作过程及有关参数测试。将电路的硬件实验方式 ...
模拟电子 四大EMC设计技巧讲解
EMC设计中的滤波器通常指由L,C构成的低通滤波器。滤波器结构的选择是由"最大不匹配原则"决定的。即在任何滤波器中,电容两端存在高阻 抗,电感两端存在低阻抗。
模拟电子 CMOS和TTL电路探讨
通常以为TTL门的速度高于“CMOS门电路。影响TTL门电路工作速度的主要因素是电路内部管子的开关特性、电路结构及内部的各电阻数值。电阻数值越大,作速度越低。管子的开关时间越长,门的工作速度越低。门的速度主要体现在输出波形相对于输入波形上有“传输延时”tpd。将tpd与空载功耗P的乘积称“速度- ...
模拟电子 压控振荡电路的设计
能实现VCO 功能的电路很多,常用的有分立器件构成的振荡器和集成压控振荡器。如串联谐振电容三点式电路、压控晶体振荡器,积分-施密特电路、射级耦合多谐振荡器、变容二极管调谐LC 振荡器和数字门电路等几种。它们之间各有优缺点,下面做简要分析,并选择最合适的方案。
...
模拟电子 MOS管驱动基础和时间功耗计算
MOS关模型
Cgs:由源极和沟道区域重叠的电极形成的,其电容值是由实际区域的大小和在不同工作条件下保持恒定。Cgd:是两个不同作用的结果。第一JFET区域和门电极的重叠,第二是耗尽区电容(非线性)。等效的Cgd电容是一个Vds电压的函数。Cds:也是非线性的电容,它是体二极管的结电容,也是和电压相关的。这些电容都是由Spe ...
模拟电子 低功耗高速跟随器的设计
提出了一种应用于CSTN-LCD系统中低功耗、高转换速率的跟随器的实现方案。基于GSMC±9V的0.18 μm CMOS高压工艺SPICE模型的仿真结果表明,在典型的转角下,打开2个辅助模块时,静态功耗约为35 μA;关掉辅助模块时,主放大器的静态功耗为24 μA。有外接1 μF的大电容时,屏幕上的充放电时间为10 μs;没有外接1μF的大电容时 ...