搜索结果
找到约 15,212 项符合
实时钟模块 的查询结果
单片机开发 单片机驱动74LS164/74HC164的一个示例 74HC164是串入并出的数据移位模块,在其时钟端(CK)每送入一个时钟 脉冲,则其当前的数据线(DT)状态即被移位至输出端输出,164的数
单片机驱动74LS164/74HC164的一个示例
74HC164是串入并出的数据移位模块,在其时钟端(CK)每送入一个时钟
脉冲,则其当前的数据线(DT)状态即被移位至输出端输出,164的数据
在时钟上升沿被锁存,输出由A向H依次移位
汇编语言 74LS393和Intel8253中断应用 采用74LS393对实验箱中8MHz时钟进行分频处理
74LS393和Intel8253中断应用
采用74LS393对实验箱中8MHz时钟进行分频处理,从中获得低于2MHz的时钟信号¢,并将时钟信号¢输入给Intel8253的某通道C。要求通道C的输出信号作为Intel8259的可屏蔽中断请求IRQ2,使得中央处理器每隔2秒钟中断一次,中断程序将中断次数采用二进制方式在8个发光二极管中显示出来 ...
VHDL/FPGA/Verilog 1.6个数码管静态显示驱动 2.按键模式选择(时分秒)与调整控制 3.用硬件描述语言(或混合原理图)设计时、分、秒计数器模块、按键控制状态机模块、显示译码模块、顶层模块。要求使用实验箱右下角的6个
1.6个数码管静态显示驱动
2.按键模式选择(时\分\秒)与调整控制
3.用硬件描述语言(或混合原理图)设计时、分、秒计数器模块、按键控制状态机模块、显示译码模块、顶层模块。要求使用实验箱右下角的6个静态数码管(DS8C, DS7C, DS4B, DS3B, DS2B, DS1B)显示时、分、秒;要求模式按键和调整按键信号都取自经过防抖处理后的按 ...
单片机开发 用单片机里的SPI接口莱显式时钟和日历的模块程序
用单片机里的SPI接口莱显式时钟和日历的模块程序
微处理器开发 实现在TMS320LF2407A的AD模块一路采样32个点
实现在TMS320LF2407A的AD模块一路采样32个点
单片机开发 AVR单片机 实验教学指导书 实验一 实训装置的认识与软件使用 实验二 彩灯控制 实验三 键控加减计数 实验四 外部中断的使用 实验五 数码管动态扫描显示 实验六 实时时钟显示 实
AVR单片机
实验教学指导书
实验一 实训装置的认识与软件使用
实验二 彩灯控制
实验三 键控加减计数
实验四 外部中断的使用
实验五 数码管动态扫描显示
实验六 实时时钟显示
实验七 高频脉冲频率的测量
实验八 低频脉冲频率的测量
实验九 脉宽调制的实验
实验十 显示驱动器7219的使用
实验十一 7219驱动8位8段数码管的时钟 ...
单片机开发 实验箱整体布局及各实验模块框图.实验一、函数信号发生器,实验二、交实验四、扫频电源,流毫伏表,实验三、单片机低频信号发生器,实验五、频率计,实验十、二阶网络函数的模拟,实验十一、抽样定理
实验箱整体布局及各实验模块框图.实验一、函数信号发生器,实验二、交实验四、扫频电源,流毫伏表,实验三、单片机低频信号发生器,实验五、频率计,实验十、二阶网络函数的模拟,实验十一、抽样定理
VHDL/FPGA/Verilog 采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。
采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下:
1.系统主时钟为100 MHz。
2.数据为16位-数据线上连续2次00FF后数据传输开始。
3.系统内部总线宽度为8位。
4.共有4个通道(ch1、ch2、ch3、ch4),每个通道配备100 Bytes的RAM,当存满数据后停止数据采集并且相应通道的状态位产生报警信号。
5.数据分为8 ...
微处理器开发 2812设计源码 ADC 模块编程必须首先设置时钟
2812设计源码 ADC 模块编程必须首先设置时钟
汇编语言 51单片机电子日历(电子时钟)程序 硬件实验箱是伟福LAB2000实验箱 电子日历
51单片机电子日历(电子时钟)程序
硬件实验箱是伟福LAB2000实验箱
电子日历,有时间显示、闹铃、日期、秒表及键盘设置功能