搜索结果
找到约 8,142 项符合
定时灯 的查询结果
按分类筛选
- 全部分类
- 技术资料 (3281)
- 单片机开发 (1374)
- 单片机编程 (481)
- 汇编语言 (401)
- VHDL/FPGA/Verilog (220)
- 嵌入式/单片机编程 (202)
- DSP编程 (196)
- 其他 (194)
- 微处理器开发 (149)
- VIP专区 (113)
- 其他嵌入式/单片机内容 (106)
- 电源技术 (71)
- 学术论文 (69)
- Java编程 (60)
- 系统设计方案 (60)
- 源码 (58)
- Linux/Unix编程 (36)
- 电子技术 (34)
- uCOS (33)
- 软件设计/软件工程 (33)
- 其他书籍 (32)
- 文章/文档 (31)
- 串口编程 (30)
- 嵌入式Linux (30)
- Delphi控件源码 (30)
- matlab例程 (27)
- 模拟电子 (25)
- 其他 (24)
- 书籍源码 (22)
- Windows CE (21)
- C/C++语言编程 (20)
- 文件格式 (19)
- 通讯/手机编程 (18)
- 技术书籍 (17)
- 教程资料 (17)
- 单片机相关 (16)
- VC书籍 (16)
- 嵌入式综合 (15)
- 操作系统开发 (14)
- 可编程逻辑 (13)
- 交通/航空行业 (13)
- 技术教程 (12)
- 测试测量 (12)
- 开发工具 (12)
- 压缩解压 (12)
- 其他行业 (12)
- 无线通信 (11)
- 电子书籍 (11)
- 教程资料 (11)
- Internet/网络编程 (11)
- 软件 (10)
- 行业应用文档 (10)
- 通信网络 (10)
- 通讯编程文档 (10)
- 手册 (9)
- 数据库系统 (9)
- 驱动编程 (9)
- 网络 (9)
- 电路图 (8)
- 应用设计 (8)
- 设计相关 (8)
- 传感与控制 (8)
- 教育系统应用 (8)
- 数学计算 (8)
- J2ME (8)
- VxWorks (8)
- 家庭/个人应用 (8)
- 中间件编程 (8)
- SQL Server (8)
- 经验 (7)
- 单片机 (7)
- 工控技术 (7)
- 教程 (6)
- 笔记 (6)
- 经验分享 (6)
- 仿真技术 (6)
- 其他文档 (6)
- 软件工程 (6)
- 实用工具 (6)
- 编译器/解释器 (6)
- 技术管理 (6)
- 3G开发 (6)
- 书籍 (5)
- 汇编编程 (5)
- 教程资料 (5)
- 游戏 (5)
- Applet (5)
- 数据结构 (5)
- BREW编程 (5)
- JavaScript (5)
- 接口技术 (4)
- 数值算法/人工智能 (4)
- PCB图/BOM单/原理图 (4)
- *行业应用 (4)
- 行业发展研究 (4)
- 并行计算 (4)
- Jsp/Servlet (4)
- 论文 (3)
- LED驱动及控制 (3)
- PCB相关 (3)
汇编语言 在DM642硬件平台上
在DM642硬件平台上,CCS软件平台上,通过DSP的汇编语言来配置DM642的中断和定时器
单片机开发 一个使用AVR单片机控制直流马达的程序
一个使用AVR单片机控制直流马达的程序,使用了外部定时触发的低功耗模式,已在小批量使用中。
uCOS 详细介绍了arm7-at91r40008,的开发全过程
详细介绍了arm7-at91r40008,的开发全过程,其中包含了ucos-II的移植,已经定时管理任务的应用。
其他嵌入式/单片机内容 这是接口课程设计时做的一个控制电机转动的程序
这是接口课程设计时做的一个控制电机转动的程序,用到并口、定时器、模数转换等一些器件
单片机开发 关于51单片机很好的入门级教程
关于51单片机很好的入门级教程,内有跑马灯,键盘控制,定时器,中断,键控音放等多个实验例程
单片机开发 基于单片机89C51的程序温控系统
基于单片机89C51的程序温控系统,同时可以显示当前时间和设定时间与当前温度和设定温度
单片机开发 NRF24E1的唤醒功能
NRF24E1的唤醒功能,在一对收发模块中用定时唤醒后进行射频的收发,这样大大节省了功耗
编译器/解释器 在CPLD内实现声调和时间的控制
在CPLD内实现声调和时间的控制,在LATTICE的ISPLEVER6.1下编译通过。可以修改定时时间进行声调的修改
VHDL/FPGA/Verilog 以前学习VHDL语言时做的一个电子闹钟程序
以前学习VHDL语言时做的一个电子闹钟程序,可以实现时,分,秒的计时以及定时,校时,闹钟,整点报时的功能。
VHDL/FPGA/Verilog FPGA程序的top.v文件
FPGA程序的top.v文件,主要实现DDS信号发生器功能,通过定时器,可简单实现输出幅值无极跳变