搜索结果

找到约 10,000 项符合 如何学习 status_layer_handle? 的查询结果

按分类筛选

显示更多分类

开发工具 如何仿真IP核(建立modelsim仿真库完整解析)

  IP核生成文件:(Xilinx/Altera 同)   IP核生成器生成 ip 后有两个文件对我们比较有用,假设生成了一个 asyn_fifo 的核,则asyn_fifo.veo 给出了例化该核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是该核的行为模型,主要调用了 xilinx 行为模型库的模块 ...
https://www.eeworm.com/dl/550/37748.html
下载: 185
查看: 1086

可编程逻辑 如何通过仿真有效提高数模混合设计性

一 、数模混合设计的难点 二、提高数模混合电路性能的关键 三、仿真工具在数模混合设计中的应用 四、小结 五、混合信号PCB设计基础问答
https://www.eeworm.com/dl/kbcluoji/39900.html
下载: 36
查看: 1093

可编程逻辑 如何做一块好的PCB板

接受到一个设计任务,首先要明确其设计目标,是普通的PCB板高频PCB板小信号处理PCB板还是既有高频率又有小信号处理的PCB板如果是普通的PCB板,只要做到布局布线合理整齐,机械尺寸准确无误即可,如有中负载线和长线,就要采用一定的手段进行处理,减轻负载,长线要加强驱动,重点是防止长线反射. ...
https://www.eeworm.com/dl/kbcluoji/40185.html
下载: 147
查看: 1094

可编程逻辑 如何快速创建开关电源的PCB版图设计

如今的开关稳压器和电源越来越紧凑,性能也日益强大,而越来越高的开关频率是设计人员面临的主要问题之一,正是它使得PCB的设计越来越困难。事实上,PCB版图已经成为区分好与差的开关电源设计的分水岭。本文针对如何一次性创建优秀PCB版图提出一些建议。考虑一个将24V降为3.3V的3A开关稳压器。设计这样一个10W稳压器初看起 ...
https://www.eeworm.com/dl/kbcluoji/40345.html
下载: 43
查看: 1063

测试测量 如何用示波器进行ps级时间精度的测量

要进行ps级时间测量,首先需要示波器的带宽和采样率不能太低,否则信号失真会带来测量误差。Agilent 的90000 系列示波器可以提供13GHz 的带宽以及40G/s的采样率,采样点的间隔可以达到25ps,再通过插值,单一通道的时间测量精度可以<5ps,初步提供了精确测量的可行性。 ...
https://www.eeworm.com/dl/544/41814.html
下载: 57
查看: 1119

仿真技术 如何仿真IP核(建立modelsim仿真库完整解析)

  IP核生成文件:(Xilinx/Altera 同)   IP核生成器生成 ip 后有两个文件对我们比较有用,假设生成了一个 asyn_fifo 的核,则asyn_fifo.veo 给出了例化该核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是该核的行为模型,主要调用了 xilinx 行为模型库的模块 ...
https://www.eeworm.com/dl/524/42501.html
下载: 125
查看: 1130

压缩解压 有关如何绑定文件的一个例程

有关如何绑定文件的一个例程
https://www.eeworm.com/dl/617/107373.html
下载: 149
查看: 1085

Applet 将演示如何利用Jakarta POI API 创建Excel 文档。

将演示如何利用Jakarta POI API 创建Excel 文档。
https://www.eeworm.com/dl/634/107823.html
下载: 83
查看: 1053

书籍源码 一个教你如何制作安装程序的源码

一个教你如何制作安装程序的源码,我觉得不错,希望对大家有用
https://www.eeworm.com/dl/532/111467.html
下载: 165
查看: 1123

电子书籍 Spring开发指南,教你如何使用spring进行开发

Spring开发指南,教你如何使用spring进行开发
https://www.eeworm.com/dl/cadence/ebook/113870.html
下载: 148
查看: 1089