搜索结果

找到约 490 项符合 失真 的查询结果

其他书籍 在信息信号处理过程中

在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时 ...
https://www.eeworm.com/dl/542/284213.html
下载: 28
查看: 1060

系统设计方案 波形发生器设计与总结报告 摘 要:本设计是基于信号发生芯片MAX038的多功能波形发生器。由MAX038、DA转换

波形发生器设计与总结报告 摘 要:本设计是基于信号发生芯片MAX038的多功能波形发生器。由MAX038、D\A转换,MAX414运算放大器、LCD12864显示、单片机以及外围电路构成的多波形发生器。利用MAX038产生正弦波、三角波、锯齿波、方波的波形,单片机通过D\A转换对MAX038的控制,从而实现频率和占空比的步进调控,在1Hz~2.4MHz ...
https://www.eeworm.com/dl/678/390133.html
下载: 132
查看: 1194

单片机开发 ① 设计并制作一个主站

① 设计并制作一个主站,传送一路语音信号,其发射频率在30MHz~40MHz之间自行选择,发射峰值功率不大于20mW(50&#61527 假负载电阻上测定),射频信号带宽及调制方式自定,主站传送信号的输入采用话筒和线路输入两种方式; ② 设计并制作一个从站,其接收频率与主站相对应,从站必须采用电池组供电,用耳机收听语音信号; ③ ...
https://www.eeworm.com/dl/648/446916.html
下载: 106
查看: 1116

技术资料 大功率DC-DC电源的并联无损电流采样

在大功率DC/DC开关电源中,为了获得更大的功率,特别是为了得到大电流时,经常采用N个单元并联的方法。多个单元并联具有高可靠性,并能实现电路模块标准化等优点。然而在并联中遇到的主要问题就是电流不均,特别在加重负载时,会引起较为严重的后果。普通的均流方法是采取独立的PWM控制器的各个模块,通过电流采样反馈到PWM ...
https://www.eeworm.com/dl/847605.html
下载: 9
查看: 4772

学术论文 基于FPGA的ADC并行测试方法研究.rar

高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数 ...
https://www.eeworm.com/dl/514/9060.html
下载: 51
查看: 1118

学术论文 基于FPGA的RS255,223编解码器的高速并行实现.rar

随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能 ...
https://www.eeworm.com/dl/514/9158.html
下载: 169
查看: 1110

学术论文 H.264帧内预测算法优化及几个重要模块的FPGA实现.rar

H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性 ...
https://www.eeworm.com/dl/514/9434.html
下载: 155
查看: 1141

学术论文 H.264帧内预测算法优化及几个重要模块的FPGA实现

H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性 ...
https://www.eeworm.com/dl/514/11764.html
下载: 21
查看: 1123

学术论文 基于FPGA的ADC并行测试方法研究

高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数 ...
https://www.eeworm.com/dl/514/13846.html
下载: 53
查看: 1129

技术资料 基于FPGA的ADC并行测试方法研究.rar

高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数 ...
https://www.eeworm.com/dl/896350.html
下载: 1
查看: 8965