搜索结果

找到约 58,908 项符合 多通道设计 的查询结果

学术论文 基于Verilog HDL设计的多功能数字钟

本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim
https://www.eeworm.com/dl/514/13453.html
下载: 31
查看: 1088

学术论文 基于Matlab_DSP_Builder多波形信号发生器的设计

· 摘要:  为多种波形信号发生器的设计提出了一种较为简单的解决方案,根据各种波形产生的基本原理,利用Matlab/DSP Builder建立其数学模型.然后利用AITERA公司提供的Singacompler工具对其进行编译,产生QUARTUSⅡ能够识别的VHDL源程序,并且给出了多波信号发生器的项层原理图,经过波形仿真后,下载到目标器件中,实现 ...
https://www.eeworm.com/dl/514/14482.html
下载: 156
查看: 1146

教程资料 基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码

基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
https://www.eeworm.com/dl/fpga/doc/18055.html
下载: 70
查看: 1344

教程资料 一种基于CPLD和多处理器结构的控制网络节点设计方案

节点是网络系统的基本控制单元,论文提出了一种基于CPLD和多处理器结构的控制网络节点设计方案,它能够提高单节点并行处理能力,其模块化结构增强了节点的可靠性。
https://www.eeworm.com/dl/Protel/doc/18504.html
下载: 140
查看: 1084

教程资料 一种用CPLD设计GPS数字通道相关器中C/A码产生嚣的方法

摘要本文介绍了一种用CPLD设计GPS数字通道相关器中C/A码产生嚣的方法,详细分析了设计原理并给出了相应的仿真结果.这种设计方法已在我们研制的GPS,GLONASS兼容机中得到实际应用。
https://www.eeworm.com/dl/Protel/doc/18587.html
下载: 41
查看: 1075

教程资料 基于CPLD的多功能信号发生器设计

基于CPLD的多功能信号发生器设计.PDF
https://www.eeworm.com/dl/Protel/doc/18600.html
下载: 197
查看: 1067

模拟电子 C8051F020芯片的多功能计数器设计

C8051F020芯片的多功能计数器设计
https://www.eeworm.com/dl/571/20297.html
下载: 48
查看: 1056

模拟电子 基于无线传输的多点温度采集系统设计与实验

文中设计了一种基于无线传输的多点温度采集系统,通过温度传感器采集温度信号,使用无线传感器通讯,结合单片机来处理并通过上位机进行显示,实现了温度采集、多点测量和上位机实时检测的功能。该检测系统使用简单、方便,对于提高工业自动化水平和环境温度测量具有重大意义。 ...
https://www.eeworm.com/dl/571/20344.html
下载: 88
查看: 1071

模拟电子 实现UXGA解决方案的双通道AD9981设计准则

借助AD9981,利用一种双芯片“乒乓”配置可以实现超过110 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9981设计有多种实现方式。本应用笔记旨在让用户了解在实现这种配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求 ...
https://www.eeworm.com/dl/571/20467.html
下载: 55
查看: 1048

模拟电子 实现UXGA解决方案的双通道AD9884A设计准则

借助AD9884A,利用一种双芯片“乒乓”配置可以实现超过140 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9884A设计有多种实现方式。本应用笔记旨在让用户了解在实现这种乒乓配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控 ...
https://www.eeworm.com/dl/571/20469.html
下载: 104
查看: 1216