搜索结果

找到约 237 项符合 基准 的查询结果

无线通信 RF WCDMA 基准比较测试白皮书

  概览   通过与传统的仪器进行比较,了解软件定义的PXI RF仪器在速度上的优势。如WCDMA测量结果所示,基于多核处理器并行执行的labview测量算法与传统仪器相比可以实现明显的速度提升。   介绍   你在早晨7:00伴着摇滚音乐的声音醒来,收音机闹钟里的RDS接收器提示你正在收听来自Guns N’ Roses 乐队 ...
https://www.eeworm.com/dl/510/36237.html
下载: 31
查看: 1059

可编程逻辑 ptc公司的proe高级曲面扩展教程

在Pro/ENGINEER中,当创建或处理非实体曲面时,使用的是面组。面组代表相连非实体曲面的“拼接体”。面组可能由单个曲面或一个曲面集合组成。 面组包含了描述所有组成面组的曲面的几何信息,和面组曲面的“缝合”(连接或交截)方法信息。一个零件包含多种面组。通过使用“曲面特征”创建或处理面组。 使用曲面功能 从“特 ...
https://www.eeworm.com/dl/kbcluoji/40273.html
下载: 55
查看: 1028

仿真技术 基于Multisim八音阶电子琴的设计与仿真

介绍了以RC串并联选频网络为主振电路的电子琴设计方法,给出了八音阶电子琴电路参数的设计方法和一组参数值。 并采用Multisim10对RC串并联正弦波振荡电路进行了设计仿真。结果证明,用模拟电路方法制作电子琴结构简单,而且成本低廉,符合C音调基准音标准。 ...
https://www.eeworm.com/dl/524/40529.html
下载: 97
查看: 1110

测试测量 基于GPS的恒温晶振频率校准系统的设计与实现

针对目前广泛对高精度频率源的需求,利用FPGA设计一种恒温晶振频率校准系统。系统以GPS接收机提供的秒脉冲信号为基准源,通过结合高精度恒温晶振短期稳定度高与GPS长期稳定特性好、跟踪保持特性强的优点,设计数字锁相环调控恒温晶振的频率。详细阐述系统的设计原理及方法,测试结果表明,恒温晶振的频率可快速被校准到10 M ...
https://www.eeworm.com/dl/544/41506.html
下载: 110
查看: 1049

测试测量 7107数字表头的改造经验

现在就来说明一下如何利用手中表头,在不增加任何元件的情况下改为200mV 表头,其实根据手册,只要改变基准电压就行了,原来的表头是2V 量程,基准电压为1000mV,现在改到100mV。也希望众表兄将自已的改表经验拿出来与大家分享。 ...
https://www.eeworm.com/dl/544/41862.html
下载: 41
查看: 1163

测试测量 低噪声电压基准的噪声测量

  Frequently, voltage reference stability and noise defi nemeasurement limits in instrumentation systems. In particular,reference noise often sets stable resolution limits.Reference voltages have decreased with the continuingdrop in system power supply voltages, making referencenoise increa ...
https://www.eeworm.com/dl/544/41895.html
下载: 179
查看: 1066

编辑器/阅读器 NPB2.4 源代码

NPB2.4 源代码,NPB是并行的测试基准程序,代码主要是大气运动方面的经典例子和算法
https://www.eeworm.com/dl/626/113686.html
下载: 105
查看: 1083

其他行业 VC系统下,地球坐标转换的源代码,在WGS-84坐标和北京54坐标之间的一套转换参数,可以全国通用的

VC系统下,地球坐标转换的源代码,在WGS-84坐标和北京54坐标之间的一套转换参数,可以全国通用的,在每个地方会不一样,因为它们是两个不同的椭球基准。
https://www.eeworm.com/dl/668/134408.html
下载: 119
查看: 1085

单片机开发 系统下,地球坐标转换的源代码,在WGS-84坐标和北京54坐标之间的一套转换参数,可以全国通用的

系统下,地球坐标转换的源代码,在WGS-84坐标和北京54坐标之间的一套转换参数,可以全国通用的,在每个地方会不一样,因为它们是两个不同的椭球基准。 // WGS2GK.CPP : C++ version of Ottmar Labonde s WGSDHDN3.PAS with CPU time measurement // compile with MS Visual C++ version 6.0 or do the necessary modifications ...
https://www.eeworm.com/dl/648/134682.html
下载: 179
查看: 1531

VHDL/FPGA/Verilog 采用Verilog HDL设计

采用Verilog HDL设计,在Altera EP1S10S780C6开发板上实现 选取6MHz为基准频率,演奏的是梁祝乐曲
https://www.eeworm.com/dl/663/139904.html
下载: 89
查看: 1024