搜索结果
找到约 27,693 项符合
地形可视化 的查询结果
文件格式 基于ARM7TDMI内核的芯片里多数硬件模块都是可配置的
基于ARM7TDMI内核的芯片里多数硬件模块都是可配置的,需要由软件来设置其需要的工作状态。因此在用户的应用程序之前,需要由专门的一段代码来完成对系统的初始化。
Java编程 这是使用JAXX开发的电子便笺SNote的升级版本SNote2. 相对于版本1,添加基于语意化的便笺头 优化了搜索功能,速度更快. 对于使用Swing开发的程序员,本源码的构架有一定参考价值. (压缩
这是使用JAXX开发的电子便笺SNote的升级版本SNote2. 相对于版本1,添加基于语意化的便笺头 优化了搜索功能,速度更快. 对于使用Swing开发的程序员,本源码的构架有一定参考价值. (压缩包SNote2.zip中包括可执行部分snote2.0.zip及源码snote_src.zip) ...
数学计算 实现了弧长参数化曲线
实现了弧长参数化曲线,可获得匀速,匀加速,匀减速运动时,曲线上点的坐标,并显示,使用opengl显示
Delphi控件源码 全世界知名的Open Source Delphi开发组织JCL的作品。JCL包含了很多Delphi和C++Builder中的可重用单元
全世界知名的Open Source Delphi开发组织JCL的作品。JCL包含了很多Delphi和C++Builder中的可重用单元,函数和类(不可视)
VHDL/FPGA/Verilog 基于Verilog-HDL的硬件电路的实现 9.1 简单的可编程单脉冲发生器 9.1.1 由系统功能描述时序关系 9.1.2 流程图的设计 9.1.3 系统功能描述
基于Verilog-HDL的硬件电路的实现
9.1 简单的可编程单脉冲发生器
9.1.1 由系统功能描述时序关系
9.1.2 流程图的设计
9.1.3 系统功能描述
9.1.4 逻辑框图
9.1.5 延时模块的详细描述及仿真
9.1.6 功能模块Verilog-HDL描述的模块化方法
9.1.7 输入检测模块的详细描述及仿真
9.1.8 计 ...
VHDL/FPGA/Verilog 基于Verilog-HDL的硬件电路的实现 9.2 具有LCD显示单元的可编程单脉冲发生器 9.2.1 LCD显示单元的工作原理 9.2.2 显示逻辑设计的思路与流程 9.
基于Verilog-HDL的硬件电路的实现
9.2 具有LCD显示单元的可编程单脉冲发生器
9.2.1 LCD显示单元的工作原理
9.2.2 显示逻辑设计的思路与流程
9.2.3 LCD显示单元的硬件实现
9.2.4 可编程单脉冲数据的BCD码化
9.2.5 task的使用方法
9.2.6 for循环语句的使用方法
9.2.7 二进制数转换BCD码 ...
VC书籍 对图像进行二值化处理的源代码
对图像进行二值化处理的源代码,编译后的可执行文件须带参数运行),非常好的代码.欢迎使用和下载!呵呵,真的,不信下下看啊!
人工智能/神经网络 svm的一个可执行程序
svm的一个可执行程序,可以进行预测、归一化、并进行训练和测试
软件设计/软件工程 液晶显示调试程序。初始化程序
液晶显示调试程序。初始化程序,可显示汉字,英文字符和自造字符
软件设计/软件工程 VxWorks操作系统的集成环境叫Tornado。Tornado集成环境提供了高效明晰的图形化的实时应用开发平台
VxWorks操作系统的集成环境叫Tornado。Tornado集成环境提供了高效明晰的图形化的实时应用开发平台,它包括一套完整的面向嵌入式系统的开发和调测工具。Tornado环境采用主机-目标机交叉开发模型,应用程序在主机的Windows环境下编译链接生成可执行文件,下载到目标机,通过主机上的目标服务器(Target Server)与目标机上的 ...