搜索结果
找到约 10,679 项符合
地址输入 的查询结果
按分类筛选
- 全部分类
- 单片机编程 (51)
- 技术资料 (41)
- Java编程 (21)
- 单片机开发 (17)
- Internet/网络编程 (17)
- 其他 (12)
- 汇编语言 (9)
- 学术论文 (7)
- 其他 (6)
- 通讯/手机编程 (5)
- 数据结构 (5)
- VHDL/FPGA/Verilog (5)
- 可编程逻辑 (3)
- Delphi控件源码 (3)
- 家庭/个人应用 (3)
- 编辑器/阅读器 (3)
- Jsp/Servlet (3)
- 操作系统开发 (3)
- 手册 (3)
- 源码 (3)
- C/C++语言编程 (2)
- 教程资料 (2)
- 嵌入式综合 (2)
- 数据库系统 (2)
- 网络 (2)
- 编译器/解释器 (2)
- 嵌入式/单片机编程 (2)
- 其他数据库 (2)
- 书籍源码 (2)
- 系统设计方案 (2)
- 软件设计/软件工程 (2)
- 软件 (2)
- 技术教程 (1)
- 实用工具 (1)
- 模拟电子 (1)
- PCB相关 (1)
- 接口技术 (1)
- 加密解密 (1)
- Applet (1)
- 电子政务应用 (1)
- 医药行业 (1)
- 百货/超市行业 (1)
- 通讯编程文档 (1)
- 中间件编程 (1)
- Windows Mobile (1)
- USB编程 (1)
- SQL Server (1)
- Java书籍 (1)
- 文章/文档 (1)
- 数学计算 (1)
- Linux/Unix编程 (1)
- 电子书籍 (1)
- DSP编程 (1)
- Ajax (1)
- 教育系统应用 (1)
- 软件测试 (1)
- 其他文档 (1)
- 开发板 (1)
- 经验 (1)
单片机开发 本程序使用MSP430F149控制IIC总线EEProm AT24C02;MCU的通用输入输出(GPIO)端口P1.2、P1.3 与AT24C02 的SCL、SDA端口相连接构成I2C总线
本程序使用MSP430F149控制IIC总线EEProm AT24C02;MCU的通用输入输出(GPIO)端口P1.2、P1.3 与AT24C02 的SCL、SDA端口相连接构成I2C总线,因为MSP430F149 内部没有专用的I2C接口电路,所以只能用IO端口来模拟I2C时序从而实现对EEPROM的读写操作。从图 3.3 中我们可以看到EEPROM地址选择端口A0~A2 都外接低电平,所以进行I2C ...
操作系统开发 装入作业:采用最先适应算法。输入要装入的作业的大小
装入作业:采用最先适应算法。输入要装入的作业的大小,程序查找合适位置插入;若空间不足,给出"内存不足"的提示;若总的剩余空间足够,但分配不连续,则提示整理内存;若作业总数已达最大值,在插入时给出提示,要求撤除不需要的作业。
撤除作业:需要输入要撤除的作业的起始地址,程序找到目标表目后,将其状态置空,并 ...
汇编语言 基于TLC2543AD转换芯片的探测仪程序 描述:TLC2543AD芯片为串行12位AD转换芯片,10us的转换时间,11路 模拟输入通道,全串行操作 程序功能:将TLC2543芯片转换得
基于TLC2543AD转换芯片的探测仪程序
描述:TLC2543AD芯片为串行12位AD转换芯片,10us的转换时间,11路
模拟输入通道,全串行操作
程序功能:将TLC2543芯片转换得到的数据有条件的发送到PC机
附加功能:将采样结果送出到数码管上显示
操作说明:该程序根据N(需要采样的通道数)的值来进行通道采样
从0通道开始,最大为10,不能超 ...
Java编程 客户通过Socket(InetAddress,port)建立与服务器的连接。服务器与客户都通过构造BufferedReader,PrintWriter来建立输入输出流
客户通过Socket(InetAddress,port)建立与服务器的连接。服务器与客户都通过构造BufferedReader,PrintWriter来建立输入输出流,然后双方通过该输入输出流来相互传递信息,一旦收到客户方的连接请求,服务器accept()方法返回一个新建的Socket对象。客户端然后向服务器发送消息,比如注册,登录,查找好友等,服务器收到来自客 ...
VHDL/FPGA/Verilog 输入一位脉冲信号
输入一位脉冲信号,输出八位的地址和数据信号。
VHDL/FPGA/Verilog 多路选择器是一个多输入
多路选择器是一个多输入,单输出的组合逻辑电路,在算法电路的实现中常用来根据地址码来调度数据。
Java编程 通过正则表达式来进行 输入验证
通过正则表达式来进行 输入验证,可以验证手机号码 email地址,url等信息
系统设计方案 针对高速数字信号处理的要求,提出用FPGA 实现基- 4FFT 算法,并对其整体结构、蝶形单 元进行了分析. 采用蝶算单元输入并行结构和同址运算,能同时提供蝶形运算所需的4 个操作 数,具有最大的
针对高速数字信号处理的要求,提出用FPGA 实现基- 4FFT 算法,并对其整体结构、蝶形单
元进行了分析. 采用蝶算单元输入并行结构和同址运算,能同时提供蝶形运算所需的4 个操作
数,具有最大的数据并行性,能提高处理速度 按照旋转因子存放规则,蝶形运算所需的3 个旋转
因子地址相同,且寻址方式简单 输出采取与输入相似的存储器 ...