搜索结果
找到约 10,372 项符合
四方针料带图纸 的查询结果
按分类筛选
VC书籍 专题讲座四:内容包括为什么需要多进程或线程 、进程控制、线程控制、进程或线程间同步、进程间通信等。附例程。
专题讲座四:内容包括为什么需要多进程或线程 、进程控制、线程控制、进程或线程间同步、进程间通信等。附例程。
DSP编程 产生带白噪声的正弦信号组合
产生带白噪声的正弦信号组合,并用自适应滤波器滤除
Java编程 这是struts自带的例子
这是struts自带的例子,比较经典,可供初学者参考
J2ME 这是一个用JAVA编写的记事本的原码。功能和WINDOWS自带基本一样。
这是一个用JAVA编写的记事本的原码。功能和WINDOWS自带基本一样。
编译器/解释器 算术表达式词法和语法分析程序,递归下降法,四元式
算术表达式词法和语法分析程序,递归下降法,四元式
单片机开发 ST7920带中文字库液晶原码程序 12864 keil的
ST7920带中文字库液晶原码程序 12864 keil的,串行方式 编写时已经考虑到往avr上的移植了,spi可以用avr硬件的,也可以用io模拟,甚至可以用mega48的串口做spi主机
,经过我的测试串行方式,在cs无效时,7920还是可以接受数据,导致显示被误改,如果spi上接了其它器件,小心使用。 ...
单片机开发 带LCD显示的遥控码读码器
带LCD显示的遥控码读码器,本程序是能解码UPD6221芯片或者兼容芯片,并在LCD上显示用户ID,键值。提供给喜爱电子的同胞们一个红外读码方案。
VHDL/FPGA/Verilog 用一位全加器组成四位全加器. 所用语言是Verilog HDL. 主要用在加法器的设计中。
用一位全加器组成四位全加器.
所用语言是Verilog HDL.
主要用在加法器的设计中。
VHDL/FPGA/Verilog 用vhdl实现一个fir滤波器 设计要求: 1.最小阻带衰减-30db。 2.带内波动小于1db. 3.用MATLIB与MAXPLUS2联合设计与仿真
用vhdl实现一个fir滤波器
设计要求:
1.最小阻带衰减-30db。
2.带内波动小于1db.
3.用MATLIB与MAXPLUS2联合设计与仿真
VC书籍 VC++技术内幕第四版的原代码,配合原书使用
VC++技术内幕第四版的原代码,配合原书使用