搜索结果
找到约 26,665 项符合
发射器电路 的查询结果
按分类筛选
VHDL/FPGA/Verilog 多路选择器是一个多输入
多路选择器是一个多输入,单输出的组合逻辑电路,在算法电路的实现中常用来根据地址码来调度数据。
单片机开发 用单片机系统进行温度实时采集与控制是本设计的主要内容。温度信号由AD590K和温度/电压转换电路提供
用单片机系统进行温度实时采集与控制是本设计的主要内容。温度信号由AD590K和温度/电压转换电路提供,对AD590K进行了精度优于±0.1℃的非线性补偿。模拟电压量-数字量转换采用TI公司12位开关电容逐次逼近AD转换器TLC2543。功率控制部分采用光电耦合器件和场效应管组成固态继电器控制功率电阻加热,实现强电和弱电完全隔离, ...
系统设计方案 本文提出了一种基于AT89S51和模数转换芯片ADC0809的数据采集系统的设计与实现方案。主要从硬件电路设计、数据采集程序设计2个方面进行了详细阐述,其中硬件电路设计部分结合具体芯片
本文提出了一种基于AT89S51和模数转换芯片ADC0809的数据采集系统的设计与实现方案。主要从硬件电路设计、数据采集程序设计2个方面进行了详细阐述,其中硬件电路设计部分结合具体芯片,详细的介绍了数据采集系统各部分硬件接口电路的设计。设计中利用51单片机控制A/D转换器构成采样模块,实现对信号的采集,采样后的数据通过L ...
VHDL/FPGA/Verilog 小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对Aö D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器
小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声,
传统的相位补偿方法由于对A&ouml D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器对噪声具有整形的功
能, 因而将多阶的$2 调制器用于小数分频合成器中可以很好地解决他的相位噪声的问题, 大大促进了小数分频技 ...
VHDL/FPGA/Verilog 用vhdl语句描述4位等值比较器
用vhdl语句描述4位等值比较器,4选1多路选择器,8位奇偶校验电路功能
其他 该电路是一个简单的路灯控制电路
该电路是一个简单的路灯控制电路 ,利用LM393比较器外加9个元件组成。
软件设计/软件工程 l、设计用于竞赛的四人抢答器
l、设计用于竞赛的四人抢答器,功能如下:
(1) 有多路抢答器,台数为四;
(2) 具有抢答开始后20秒倒计时,20秒倒计时后无人抢答显示超时,并报警;
(3) 能显示超前抢答台号并显示犯规警报;
(4) 能显示各路得分,并具有加、减分功能;
2、系统复位后进入抢答状态,当有一路抢答键按下时,该路抢答信号将其余各路抢答封锁, ...
VHDL/FPGA/Verilog 2选1多路选择器的VHDL完整描述
2选1多路选择器的VHDL完整描述,即可以直接综合出实现相应功能的逻辑电路及其功能器件。图6-1是此描述对应的逻辑图或者器件图
教育系统应用 本次课程设计是设计一个具有长时间定时(1小时以上)的电路。该电路的核心部分有2部分
本次课程设计是设计一个具有长时间定时(1小时以上)的电路。该电路的核心部分有2部分 ,一是可调占空比的方波发生器电路;另一个是时间控制电路。这两部分应用的主要元件都是555定时器,可调占空比的方波发生器电路是应用555定时器连接的多谐振荡器,时间控制电路是应用555定时器连接的单稳态触发器。该长时间定时器设计思 ...
单片机开发 第1节 引 言…… …… …… ……… 1 1.1 数字抢答器概述……………………………………………………………1 1.2 设计任务与要求……………………………………………………………1 1.3
第1节 引 言…… …… …… ……… 1
1.1 数字抢答器概述……………………………………………………………1
1.2 设计任务与要求……………………………………………………………1
1.3 系统主要功能………………………………………………………………2
第2节 抢答器硬件设计…………………………………………………………… ...