搜索结果
找到约 19,378 项符合
双CAN测试 的查询结果
DSP编程 用双线性变换法实现IIR数字滤波器
双线性变换的频率对应关系双线性变换法虽然避免了“频率混叠效应”,但出现了模拟频率与数字频率为一种非线性的关系情形。即:可见:模拟滤波器与数字滤波器的响应在对应的频率关系上发生了“畸变”,也造成了相位的非线性变化,这是双线性变换法的主要缺点。具体而言,在上刻度为均匀的频率点映射到上时变 ...
教程资料 基于FPGA的跳频系统快速同步算法设计与实现
同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明 ...
教程资料 基于Quartus II免费IP核的双端口RAM设计实例
QuartusII中利用免费IP核的设计
作者:雷达室
以设计双端口RAM为例说明。
Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
教程资料 基于Xilinx FPGA的双输出DC/DC转换器解决方案
 
Xilinx FPGAs require at least two power supplies: VCCINTfor core circuitry and VCCO for I/O interface. For the latestXilinx FPGAs, including Virtex-II Pro, Virtex-II and Spartan-3, a third auxiliary supply, VCCAUX may be needed. Inmost cases, VCCAUX can share a power supply with VCCO.The ...
教程资料 基于CPLD的QDPSK调制解调电路设计
为了在CDMA系统中更好地应用QDPSK数字调制方式,在分析四相相对移相(QDPSK)信号调制解调原理的基础上,设计了一种QDPSK调制解调电路,它包括串并转换、差分编码、四相载波产生和选相、相干解调、差分译码和并串转换电路。在MAX+PLUSⅡ软件平台上,进行了编译和波形仿真。综合后下载到复杂可编程逻辑器件EPM7128SLC84-15中 ...
教程资料 基于Actel FPGA的双端口RAM设计
基于Actel FPGA 的双端口RAM 设计双端口RAM 芯片主要应用于高速率、高可靠性、对实时性要求高的场合,如实现DSP与PCI 总线芯片之间的数据交换接口电路等。但普通双端口RAM 最大的缺点是在两个CPU发生竞争时,有一方CPU 必须等待,因而降低了访问效率。IDT 公司推出的专用双端口RAM 芯片解决了普通双端口RAM 内部竞争问题, ...
通信网络 BD2_GPS信息采集与处理系统的研究
我国自主研制的北斗二代卫星导航定位系统已具备区域导航定位的能力,文中以BD2/GPS双系统导航接收机为研究对象,研究BD2/GPS双系统接收机的通信协议,给出BD2/GPS双系统接收机的数据采集方法,详细设计了基于VC++的BD2/GPS接收机信息处理与分析软件,并给出其软件流程,研究了接收机定位性能的评价指标,并提取BD2/GPS联合 ...
通信网络 CAN总线初学者的CAN入门书
CAN总线初学者的CAN入门书
通信网络 一个用于载荷地面测试的航天器仿真模型
针对特定的载荷物理样机地面测试验证及任务全过程演示的硬件在回路仿真背景,基于RT-LAB仿真平台,搭建了半实物仿真测试系统,其中航天器平台的仿真模型使用Simulink/Stateflow搭建,采用层次化、模块化设计,包含自主运行管理、GNC、电源、热控、推进、地面站等分系统,使用Stateflow实现载荷工作的流程控制,本文详细描述 ...
通信网络 RTL8192DU双频WiFi模块规格书
支持2T2R基带和2.4GHz/5GHz双频段; 模块化的设计,方便很多产品的集成应用;