搜索结果
找到约 6,845 项符合
双极型 的查询结果
按分类筛选
DSP编程 用双线性变换法实现IIR数字滤波器
双线性变换的频率对应关系双线性变换法虽然避免了“频率混叠效应”,但出现了模拟频率与数字频率为一种非线性的关系情形。即:可见:模拟滤波器与数字滤波器的响应在对应的频率关系上发生了“畸变”,也造成了相位的非线性变化,这是双线性变换法的主要缺点。具体而言,在上刻度为均匀的频率点映射到上时变 ...
教程资料 基于Quartus II免费IP核的双端口RAM设计实例
QuartusII中利用免费IP核的设计
作者:雷达室
以设计双端口RAM为例说明。
Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
教程资料 HDB3编解码器设计
HDB3(High Density Bipolar三阶高密度双极性)码是在AMI码的基础上改进的一种双极性归零码,它除具有AMI码功率谱中无直流分量,可进行差错自检等优点外,还克服了AMI码当信息中出现连“0”码时定时提取困难的缺点,而且HDB3码频谱能量主要集中在基波频率以下,占用频带较窄,是ITU-TG.703推荐的PCM基群、二次群和 ...
教程资料 基于单片机和FPGA的程控型逻辑分析仪设计与实现
基于单片机和FPGA的程控型逻辑分析仪设计与实现
教程资料 8eFPGA的微小型飞行器控制系统的硬件设计
基于xscale与FPGA的微小型飞行器控制系统的硬件设计---论文
教程资料 WP369-可扩展式处理平台各种嵌入式系统的理想解决方案
 
赛灵思的新型可扩展式处理平台架构可为开发人员提供无与伦比的系统性能、灵活性、可扩展性和集成度,并为降低系统功耗、成本和缩小尺寸进行了精心优化。
可扩展式处理平台基于 ARM 的双核 Cortex™-A9MPCore 处理器以及赛灵思的 28nm 可编程逻辑之上,采用以处理器为核心的设计方案,并能定义通 ...
教程资料 基于Actel FPGA的双端口RAM设计
基于Actel FPGA 的双端口RAM 设计双端口RAM 芯片主要应用于高速率、高可靠性、对实时性要求高的场合,如实现DSP与PCI 总线芯片之间的数据交换接口电路等。但普通双端口RAM 最大的缺点是在两个CPU发生竞争时,有一方CPU 必须等待,因而降低了访问效率。IDT 公司推出的专用双端口RAM 芯片解决了普通双端口RAM 内部竞争问题, ...
通信网络 SRWF-501-50型微功率无线模块
SRWF-501-50型微功率无线模块
通信网络 非结构型点对点网络下的拓扑调整算法研究
在非结构型点对点网络中增加节点时,造成的拓扑失衡问题会导致信息发送延迟时间和跳跃次数的增加。提出了面向分布式的拓朴改进方法,阐述了关键技术部分。通过模拟实验表明,该方法可以有效降低网络的跳跃次数与网络等待时间,满足了实际环境中实时处理的需要。
...
通信网络 RTL8192DU双频WiFi模块规格书
支持2T2R基带和2.4GHz/5GHz双频段; 模块化的设计,方便很多产品的集成应用;