搜索结果
找到约 1,349 项符合
双向DC-DC 的查询结果
技术资料 Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程
Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Sil ...
技术资料 Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程
Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板 ...
技术资料 Artix-7 XC7A35T-DDR3开发板资料硬件参考设计
Artix-7 XC7A35T-DDR3开发板资料硬件参考设计资料QM_ XC7A35T开发板主要特征参数如下所示: 主控FPGA:XC7A35T-1FTG256C; 主控FPGA外部时钟源频率:50MHz; XC7A35T-1FTG256C芯片内部自带丰富的Block RAM资源,达到了1,800kb; XC7A35T-1FTG256C芯片逻辑单元数为33,280; QM _XC7A35T板载N25Q064A SPI Flash芯片 ...
技术资料 Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程
Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Fl ...
技术资料 开关电源的原理与设计 张占松
对于初学者是一本很实用的教程,本书系统讲解了DC-DC高频开关电源工作原理与工程设计方法。
技术资料 LLC串联谐振全桥DC/DC变换器的研究 华中科技大学论文
华中科技大学 LLC 串联全桥论文
技术资料 使用PSIM学习 电力电子技术基础
 本书通过浅显易懂的解说和对例题和练习题的仿真来介绍电力电子技术的基础。全书共九个章节和一个附录, 每章后面都配有习题, 并在书后附有习题解答。主要内容包括: 电力电子以及仿真的基本概念和基础知识、理想开关及半导体开关器件; AC/DC变换器、DC/DC变换器、DC/AC变换器以 ...
技术资料 SX1262的datasheet
SX1262最大发射功率可达22dBm,带有两种配电方式,低压差稳压器(LDO)以及高效率降压DC-DC转换器,可选择DC-DC形式,发射电流118mA@22dBm。LoRa1262 无线模块采用了 Semtech 公司的 SX1262 器件,采用高精度的 TCXO 晶振,超低 接收电流和休眠电流,-148dBm 的灵敏度。内置&nbs ...
技术资料 PFC技术详解
PFC基础知识-PF的定义1功率因数(Power Factor)的定义是指输入有功功率(p)和视在功率(S)的比值;线性电路功率因数可用Cos表示,为正弦电流与正弦电压的相位差;但是由于整流电路中二极管的非线性,导致输入电流为严重的非正弦波形,用cosp已不能表示整流电路的功率因数;常规直接整流电路的滤波电容使输出电压平滑,但 ...
技术资料 电动汽车充电桩人机交互与控制系统设计与开发
电动汽车充电桩是大力发展电动汽车的基础设施,也是电动汽车产业化和市场化的重要前提。目前,我国已经逐步展开了电动汽车充电系统的建设,在我国的某些城市相继开始建立电动汽车充电桩、充电站,但是我国对充电设备的关键技术研究尚且不够深入,相关的标准体系法律政策建设也有待完善,这在一定程度上限制了电动汽车的推广 ...