搜索结果
找到约 46,107 项符合
单元设计 的查询结果
按分类筛选
- 全部分类
- 学术论文 (208)
- 技术资料 (94)
- 单片机编程 (67)
- 单片机开发 (22)
- VHDL/FPGA/Verilog (16)
- 可编程逻辑 (15)
- VIP专区 (13)
- 教程资料 (12)
- 其他书籍 (11)
- 电源技术 (10)
- 系统设计方案 (10)
- 汇编语言 (9)
- 软件设计/软件工程 (8)
- 模拟电子 (7)
- 通信网络 (7)
- 无线通信 (7)
- 其他 (7)
- DSP编程 (6)
- EDA相关 (5)
- 技术书籍 (5)
- 嵌入式综合 (5)
- 接口技术 (4)
- Java编程 (4)
- 微处理器开发 (4)
- 嵌入式/单片机编程 (4)
- 技术教程 (3)
- 开发工具 (3)
- VC书籍 (3)
- 操作系统开发 (3)
- 教程资料 (2)
- 实用工具 (2)
- 工控技术 (2)
- 医药行业 (2)
- Java书籍 (2)
- 其他嵌入式/单片机内容 (2)
- 行业发展研究 (2)
- 文件格式 (2)
- 文章/文档 (2)
- 企业管理 (2)
- Delphi控件源码 (2)
- 电子书籍 (2)
- 教材/考试/认证 (1)
- ALTERA FPGA开发软件 (1)
- 设计相关 (1)
- 经验分享 (1)
- PCB相关 (1)
- 传感与控制 (1)
- ARM (1)
- C/C++语言编程 (1)
- 测试测量 (1)
- 串口编程 (1)
- 人工智能/神经网络 (1)
- 数据库系统 (1)
- 编辑器/阅读器 (1)
- matlab例程 (1)
- 编译器/解释器 (1)
- 并行计算 (1)
- 通讯编程文档 (1)
- Jsp/Servlet (1)
- 教育系统应用 (1)
- 其他行业 (1)
- 网络 (1)
- Datasheet (1)
- 开关电源 (1)
- 习题答案 (1)
- 书籍 (1)
- 其他 (1)
- 精品软件 (1)
软件设计/软件工程 在处理器设计中的部分关键单元的专利
在处理器设计中的部分关键单元的专利,从美国专利局下载的。
其他书籍 第4章 应用系统设计 4.1 系统设计概述 4.2 ARM920T简介 4.3 S3C2410X处理器详解 4.4 单元电路设计 4.5 存储器系统设计 4.6 JTAG调试接口设计
第4章 应用系统设计
4.1 系统设计概述
4.2 ARM920T简介
4.3 S3C2410X处理器详解
4.4 单元电路设计
4.5 存储器系统设计
4.6 JTAG调试接口设计
4.7 综合训练之通过JTAG访问外设
其他书籍 第一章 递归算法 第二章 集合和记录 第三章 Turbo Pascal文件 第四章 指针变量及线性链表 第五章 单元及面向对象的程序设计简介 第六章 树、图 第七章 分治算法 第八章 回
第一章 递归算法
第二章 集合和记录
第三章 Turbo Pascal文件
第四章 指针变量及线性链表
第五章 单元及面向对象的程序设计简介
第六章 树、图
第七章 分治算法
第八章 回溯算法
第九章 分支定界
第十章 动态规划
第十一章 搜索算法初步
第十二章 全国奥赛题选解 ...
行业发展研究 基 于 低 压 电 力 载 波 的 智 能 电 表 的 设 计 针对目前的国情以及智能化住宅小区对电能计量系统的要求 介绍了一种基于低压电力线载波通信 的智能电表的设计方案 该方案以微处理单元为核
基 于 低 压 电 力 载 波 的 智 能 电 表 的 设 计
针对目前的国情以及智能化住宅小区对电能计量系统的要求 介绍了一种基于低压电力线载波通信
的智能电表的设计方案 该方案以微处理单元为核心 以低压电力线作为数据通信的媒介 实现了电表数据的自
动传送 该表计与数据集中器 后台管理系统一起构成的多功能低压电力载波远程 ...
文件格式 本文介绍了基于XCR3256的存储器的模块化设计,利用XCR3256做为主控单元实现了数据的采编存储重发技术.
本文介绍了基于XCR3256的存储器的模块化设计,利用XCR3256做为主控单元实现了数据的采编存储重发技术.
操作系统开发 用多进程同步方法解决生产者-消费者问题 设计目的:通过研究Linux 的进程机制和信号量实现生产者消费者问题的并发控制. 说明:有界缓冲区内设有20个存储单元,放入/取出的数据项设定为1-20这2
用多进程同步方法解决生产者-消费者问题
设计目的:通过研究Linux 的进程机制和信号量实现生产者消费者问题的并发控制.
说明:有界缓冲区内设有20个存储单元,放入/取出的数据项设定为1-20这20个整型数.
设计要求:(1)每个生产者和消费者对有界缓冲区进行操作后,即时显示有界缓冲区的全部内容,当前指针位置和生产者/消费者县城 ...
其他 1. 课程设计的任务 本次课程设计的任务是实现一个算术逻辑运算单元
1. 课程设计的任务
本次课程设计的任务是实现一个算术逻辑运算单元,使之能够完成不带进位位算术、逻辑八位二进制数的运算。由具有扩展能力强,结构简单清晰,连线方便快捷的总线结构作为系统结构。系统测试采用在系统的每个总线上设置测试孔。采用闪存存储数据,系统可以通过监测模块来修改和控制微程序的运行。
采用若干 ...
并行计算 并行处理器计算单元数据通路设计源代码
并行处理器计算单元数据通路设计源代码,可简单实现算术单元的基本运算,调试通过。
微处理器开发 PPP协议包,PPP是为在同等单元之间传输数据包这样的简单的链路而设计的。这种链路提供全双工操作
PPP协议包,PPP是为在同等单元之间传输数据包这样的简单的链路而设计的。这种链路提供全双工操作,并按照顺序传递数据包。(人们)有意让PPP为基于各种主机、网桥和路由器的简单连接提供一种共通的解决方案。
VHDL/FPGA/Verilog 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单 ...