搜索结果
找到约 1,476 项符合
加速度计 的查询结果
按分类筛选
单片机开发 基于AT89C2051的频率计
基于AT89C2051的频率计,包括源码和电路图
汇编语言 频率计的设计采用单片机AT89S515语言采用汇编写的有需要的可以下载参考
频率计的设计采用单片机AT89S515语言采用汇编写的有需要的可以下载参考
单片机开发 用C51编写的一个等精度频率计
用C51编写的一个等精度频率计,内涵PROTEUS,PCB及相应的代码。非常值得学习之用。
单片机开发 Small_RTOS1.12.1是陈明计大侠针对8051单片机写的一个精简的操作系统
Small_RTOS1.12.1是陈明计大侠针对8051单片机写的一个精简的操作系统,本代码是Small_RTOS1.12.1在KEIL环境下的移植版本。
单片机开发 以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的 频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮
以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的
频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮点运算 ,测量结
果显示于液晶屏上 ...
VHDL/FPGA/Verilog 基于VHDL的8位十进制频率计的详细设计。
基于VHDL的8位十进制频率计的详细设计。
其他嵌入式/单片机内容 采用等精度测频原理的频率计的程序与仿真,用verilog语言实现,可以仿真综合得到所想时序!
采用等精度测频原理的频率计的程序与仿真,用verilog语言实现,可以仿真综合得到所想时序!
单片机开发 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
VHDL/FPGA/Verilog 采用Verilog HDL语言编写的数字频率计
采用Verilog HDL语言编写的数字频率计,被测波形分别为方波、三角波和正弦波;采用6个数码管显示结果,三档量程可调,工程价值很高,
单片机开发 这是马潮老师最新力做<<AVR单片机潜入式系统原理与应用实践>>中有关实现频率计的C程序,用CVAVR编译,对想熟悉和学习AVR单片机的朋友一定有用.注释详细,一看就懂.
这是马潮老师最新力做<<AVR单片机潜入式系统原理与应用实践>>中有关实现频率计的C程序,用CVAVR编译,对想熟悉和学习AVR单片机的朋友一定有用.注释详细,一看就懂.