搜索结果
找到约 4,982 项符合
加法器 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (140)
- 其他 (20)
- 学术论文 (18)
- 技术资料 (9)
- 书籍源码 (7)
- 并行计算 (7)
- 汇编语言 (7)
- 模拟电子 (5)
- 教程资料 (4)
- 单片机开发 (4)
- 其他书籍 (4)
- 可编程逻辑 (3)
- 文章/文档 (3)
- 编译器/解释器 (3)
- 软件设计/软件工程 (3)
- Java编程 (3)
- 其他嵌入式/单片机内容 (3)
- 操作系统开发 (3)
- 数据结构 (3)
- 通讯/手机编程 (3)
- 单片机编程 (2)
- DSP编程 (2)
- 数学计算 (2)
- 嵌入式/单片机编程 (2)
- 系统设计方案 (2)
- 技术管理 (2)
- 应用设计 (2)
- VIP专区 (2)
- 行业应用文档 (1)
- 技术书籍 (1)
- 仿真技术 (1)
- 电源技术 (1)
- 传感与控制 (1)
- 数值算法/人工智能 (1)
- 文件格式 (1)
- matlab例程 (1)
- VC书籍 (1)
- 中间件编程 (1)
- Delphi控件源码 (1)
- Windows Mobile (1)
- Linux/Unix编程 (1)
- Java书籍 (1)
- Linux/uClinux/Unix编程 (1)
- 论文 (1)
- 电路图 (1)
- 笔记 (1)
学术论文 基于FPGA和DSP的红外图像预处理算法研究
随着微电子技术的发展,可编程逻辑器件取得了迅速的发展,其功能日益强大,FPGA内部可用逻辑资源飞速增长,近来推出的FPGA都针对数字信号处理的特点做了特定设计,集成了存储器、锁相环(PLL)、硬件乘法器、DSP模块等,通过使用各个公司提供的FPGA开发软件使用硬件描述语言,可以实现特定的信号处理算法,如FFT、FIR等算法 ...
学术论文 AES加、解密算法的FPGA优化设计
2000年10月2日,美国国家标准与技术研究所宣布采用Rijndael算法作为高级加密标准,并于2002年5月26日正式生效,AES算法将在今后很长一段时间内,在信息安全中扮演重要角色。因此,对AES算法实现的研究就成为了国内外的热点,会在信息安全领域得到广泛的应用。用FPGA实现AES算法具有快速、灵活、开发周期短等优点。 本论文就 ...
学术论文 基于FPGA和DSP的红外图像预处理算法研究
随着微电子技术的发展,可编程逻辑器件取得了迅速的发展,其功能日益强大,FPGA内部可用逻辑资源飞速增长,近来推出的FPGA都针对数字信号处理的特点做了特定设计,集成了存储器、锁相环(PLL)、硬件乘法器、DSP模块等,通过使用各个公司提供的FPGA开发软件使用硬件描述语言,可以实现特定的信号处理算法,如FFT、FIR等算法 ...
行业应用文档 在精密乘法器设计中采用AD630整流放大器
在精密乘法器设计中采用AD630整流放大器:
开发工具 Multisim11.0加破解及汉化补丁
Multisim11.0加破解及汉化补丁
PCB图/BOM单/原理图 加AGC的MIC放大电路
加AGC的MIC放大电路,可用于对讲系统的前置放大和其它放面的话筒音频放大。。这个文件是用PADS画的。
VHDL/Verilog/EDA源码 全加器verilog程序
四位全加器verilog源码,简单实用!欢迎下载
教程资料 ARM加载FPGA.实现ARM和FPGA之间的正确通信1
ARM加载FPGA.实现ARM和FPGA之间的正确通信
教程资料 ARM加载FPGA.实现ARM和FPGA之间的正确通信3
ARM加载FPGA.实现ARM和FPGA之间的正确通信
教程资料 ARM加载FPGA.实现ARM和FPGA之间的正确通信2
ARM加载FPGA.实现ARM和FPGA之间的正确通信