搜索结果

找到约 1,589 项符合 制动单元 的查询结果

教程资料 EDA原理及VHDL实现(何宾教授)

  第1章 数字系统EDA设计概论   第2章 可编程逻辑器件设计方法   第3章 VHDL语言基础   第4章 数字逻辑单元设计   第5章 数字系统高级设计技术(*)   第6章 基于HDL设计输入   第7章 基于原理图设计输入   第8章 设计综合和行为仿真   第9章 设计实现和时序仿真   第10章 设计下 ...
https://www.eeworm.com/dl/fpga/doc/32345.html
下载: 169
查看: 1174

教程资料 《EDA原理及应用》(何宾教授)课件 PPT

  第1章-EDA设计导论   第2章-可编程逻辑器件设计方法   第3章-VHDL语言基础   第4章-数字逻辑单元设计   第5章-VHDL高级设计技术   第6章-基于HDL和原理图的设计输入   第7章-设计综合和行为仿真   第8章-设计实现和时序仿真   第9章-设计下载和调试   第10章-设计示例(数字钟、 ...
https://www.eeworm.com/dl/fpga/doc/32351.html
下载: 41
查看: 1143

教程资料 基于FPGA的数字稳定校正单元的实现

  为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。 ...
https://www.eeworm.com/dl/fpga/doc/32474.html
下载: 185
查看: 1052

教程资料 基于FPGA实现固定倍率的图像缩放

基于FPGA硬件实现固定倍率的图像缩放,将2维卷积运算分解成2次1维卷积运算,对输入原始图像像素先进行行方向的卷积,再进行列方向的卷积,从而得到输出图像像素。把图像缩放过程设计为一个单元体的循环过程,在单元体内部,事先计算出卷积系数。 ...
https://www.eeworm.com/dl/fpga/doc/32519.html
下载: 144
查看: 1058

教程资料 BP神经网络图像压缩算法乘累加单元的FPGA设计

基于神经网络的单片机开发
https://www.eeworm.com/dl/fpga/doc/32520.html
下载: 199
查看: 1081

教程资料 DC逻辑综合

芯片综合的过程:芯片的规格说明,芯片设计的划分,预布局,RTL 逻辑单元的综合,各逻辑单元的集成,测试,布局规划,布局布线,最终验证等步骤。设计流程与思想概述:一个设计从市场需求到实际应用需要运用工程的概念和方法加以实现,这需要工程人员遵循一定的规则按一定的设计步骤进行操作。 ...
https://www.eeworm.com/dl/fpga/doc/32630.html
下载: 34
查看: 1056

教程资料 基于FPGA的恒温晶振频率校准系统的设计

为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进 ...
https://www.eeworm.com/dl/fpga/doc/32654.html
下载: 134
查看: 1068

教程资料 Xilinx FPGA全局时钟资源的使用方法

目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
https://www.eeworm.com/dl/fpga/doc/32677.html
下载: 44
查看: 1164

教程资料 基于FPGA 的方向滤波器指纹图像增强算法实现

设计了一种基于FPGA纯硬件方式实现方向滤波的指纹图像增强算法。设计采用寄存器传输级(RTL)硬件描述语言(Verilog HDL),利用时分复用和流水线处理等技术,完成了方向滤波指纹图像增强算法在FPGA上的实现。整个系统通过了Modelsim的仿真验证并在Terasic公司的DE2平台上完成了硬件测试。设计共消耗了3716个逻辑单元,最高 ...
https://www.eeworm.com/dl/fpga/doc/32698.html
下载: 75
查看: 1086

教程资料 FPGA连接DDR2的问题讨论

我采用XC4VSX35或XC4VLX25 FPGA来连接DDR2 SODIMM和元件。SODIMM内存条选用MT16HTS51264HY-667(4GB),分立器件选用8片MT47H512M8。设计目标:当客户使用内存条时,8片分立器件不焊接;当使用直接贴片分立内存颗粒时,SODIMM内存条不安装。请问专家:1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可 ...
https://www.eeworm.com/dl/fpga/doc/32710.html
下载: 153
查看: 1104