搜索结果

找到约 250 项符合 分频器 的查询结果

技术资料 CPLD_FENPIN

本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设计,包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数(N+0.5)分频、小数分频、分数分频以及积分分频。
https://www.eeworm.com/dl/974157.html
下载: 4
查看: 7611

单片机编程 HT49R30A-1八位单片机

HT49R30A-1八位单片机特点工作电压3.0V ~ 5.5V6 位输入口8 位双向输入/输出口2 个外部中断输入带PFD 可编程分频器功能的一个8 位可编程定时/计数器带19 3 或19 4 段 的LCD 驱动器2K 14 位的程序存储器EPROM96 8 位的数据存储器RAM实时时钟RTC实时时钟RTC 的8 位前置分频器 ...
https://www.eeworm.com/dl/502/30421.html
下载: 158
查看: 1120

技术资料 数字电子时钟电路图设计原理

石英晶体振荡器和六级十分频器组成标准秒发生电路。其中“非”门用作整形以进一步改善输出波形。利用二-十计数器的第四级触发器Q3端输出脉冲频率 是计数脉冲的1/10,构造一级十分频器。如果石英晶体振荡器的震荡频率为1MHz,则经六级十分频后,输出脉冲的频率为1Hz,即周期为1s,即标准秒 脉冲。 ...
https://www.eeworm.com/dl/861056.html
下载: 7
查看: 4858

技术资料 实用音箱制作技术

详尽地介绍了音箱的工作原理、各种档次音箱箱体和分频器的业余设计与制作方法等实用内容,并给出了很多音箱制作的实例,另外,在附录中给出了常用扬声器的详细资料,供读者在制作音箱时参考。
https://www.eeworm.com/dl/840036.html
下载: 1
查看: 2069

VHDL/FPGA/Verilog EDA中常用模块VHDL程序

EDA中常用模块VHDL程序,不同时基的计数器由同一个外部是中输入时必备的分频函数。分频器FENPIN1/2/3(50分频=1HZ,25分频=2HZ,10分频=5HZ。稍微改变程序即可实现)
https://www.eeworm.com/dl/663/131613.html
下载: 53
查看: 1054

其他 数字系统设计实例.pdf,VHDL语言实现

数字系统设计实例.pdf,VHDL语言实现,7.1 半整数分频器的设计7.2 音乐发生器7.3 2FSK/2PSK信号产生器7.4 实用多功能电子表7.5 交通灯控制器 7.6 数字频率计.值得一看。
https://www.eeworm.com/dl/534/190806.html
下载: 166
查看: 1161

VHDL/FPGA/Verilog 简易电子琴

简易电子琴,可以弹奏音乐。本课程设计主要内容是基于VHDL语言并利用数控分频器设计硬件电子琴,利用GW48作为课程开发硬件平台,键1至键8设计为电子琴键。某一个LED显示当前的按键的音节数。
https://www.eeworm.com/dl/663/492700.html
下载: 181
查看: 1229

技术资料 fen_pin.rar

在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号时非常重要的。 下面我们介绍分频器的VHDL描述,在源代码中完成对时钟信号CLK的
https://www.eeworm.com/dl/903569.html
下载: 1
查看: 6949

技术资料 UHFASKFSK发射器T5750的原理及应用

T5750是ATMEL公司推出的单片UHFASKFSK发射器芯片,它内含发射功率放大器、晶体振荡器、压控振荡器、相频检波器、分频器、充电泵等电路.当T5750在868~928Mhz范围内工作时,其输出
https://www.eeworm.com/dl/929721.html
下载: 5
查看: 5992

技术资料 足球倒计时论文

摘要:本电路通过555与组成的多谐振荡器产生一定频率的脉冲信号,经分频器分频输出标准的秒脉冲信号,送往倒计时电路,计时电路的秒计时、分计时。输出则送往译码显示电路,显示出当前时间。此外电路还有报警电路。
https://www.eeworm.com/dl/968055.html
下载: 3
查看: 8621