搜索结果
找到约 10,476 项符合
分频功率 的查询结果
按分类筛选
VHDL/FPGA/Verilog 万能频率器
万能频率器,可以修改其中的参数,可是实现任意的分频!很方便!
其他 这是一个段式lcd显示
这是一个段式lcd显示,利用OKI单片机的外部时钟直接分频,得到0.5秒的时钟,进而利用段式lcd显示时钟。
VHDL/FPGA/Verilog 文件名:ADC0809.vhd功能:基于VHDL语言
文件名:ADC0809.vhd功能:基于VHDL语言,实现对ADC0809简单控制说明:ADC0809没有内部时钟,需外接10KHz~1290Hz的时钟号,这里由FPGA的系统时钟(50MHz)经256分频得到clk1(195KHz)作为ADC0809转换工作时钟。
系统设计方案 数字频率计的设计可以分为测量计数和显示。其测量的基本原理是计算一定时间内待测信号的脉冲个数
数字频率计的设计可以分为测量计数和显示。其测量的基本原理是计算一定时间内待测信号的脉冲个数,这就要求由分频器产生标准闸门时间信号,计数器记录脉冲个数,由控制器对闸门信号进行选择,并对计数器使能断进行同步控制。控制器根据闸门信号确定最佳量程。 ...
VHDL/FPGA/Verilog 基于FPGA的直电机伺服系统的设计的代码
基于FPGA的直电机伺服系统的设计的代码,VHDL语言。包括前馈控制,AD1674控制模块,ADC0809控制模块,前馈控制模块,分频模块等。
VHDL/FPGA/Verilog VHDL语言描述
VHDL语言描述,时钟分频,给定CPLD试验板系统时钟设置50M,但由于本作品的需要,我们将系统时钟经过20分频得到DS18B20所需的工作时钟,大约为1.25M。
VHDL/FPGA/Verilog 计数器
计数器,用VHDL实现,先6分频,再10分频,24分频,同时可做万年历
VHDL/FPGA/Verilog 根据TLC7524输出控制时序
根据TLC7524输出控制时序,利用接口电路图,通过改变输出数据,设计一个正弦波发生器。TLC7524是8位的D/A转换器,转换周期为 ,所以锯齿波型数据有256个点构成,每个点的数据长度为8位。.FPGA的系统时钟为 ,通过对其进行5分频处理,得到频率为 的正弦波 ...