搜索结果
找到约 3,947 项符合
分立器件 的查询结果
按分类筛选
微处理器开发 SSI对从外设器件接收到的数据执行串行到并行转换。CPU可以访问SSI数据寄存器来发送和获得数据。发送和接收路径利用内部FIFO存储单元进行缓冲
SSI对从外设器件接收到的数据执行串行到并行转换。CPU可以访问SSI数据寄存器来发送和获得数据。发送和接收路径利用内部FIFO存储单元进行缓冲,以允许最多8个16位的值在发送和接收模式中独立地存储。
使用 ssi 控制1位数码管的显示 ...
DSP编程 本系统采用MSC-51系列单片机ATSC51和可编程并行I/O接口芯片8255A为中心器件来设计交通灯控制器
本系统采用MSC-51系列单片机ATSC51和可编程并行I/O接口芯片8255A为中心器件来设计交通灯控制器,实现了能根据实际车流量通过8051芯片的P1口设置红、绿灯燃亮时间的功能;红绿灯循环点亮,倒计时剩5秒时黄灯闪烁警示(交通灯信号通过PA口输出,显示时间直接通过8255的PC口输出至双位数码管);车辆闯红灯报警;绿灯时间可检 ...
通讯/手机编程 dpll的一个中间器件
dpll的一个中间器件,实现增量-减量DCO功能
VHDL/FPGA/Verilog 这是可编程逻辑器件的参考资料
这是可编程逻辑器件的参考资料,其中有详细的FPGA,VHDL等内容的讲解,及实验指导,下载绝不白下,非常有用。。。这是我当时学得觉得很受益,希望对你有些帮助
单片机开发 51单片机 介绍单片机的芯片和器件 以及51单片机的指令集和寻址方式
51单片机
介绍单片机的芯片和器件
以及51单片机的指令集和寻址方式
电子书籍 基于FPGA器件的DDS设计实现中的一个核心部分就是波形存储表的设计。首先采用LPM_ROM和 VHDL选择语句这两种方法进行波形存储表的设计和比较分析 然后考虑到硬件资源的有限性及DDS的精度要
基于FPGA器件的DDS设计实现中的一个核心部分就是波形存储表的设计。首先采用LPM_ROM和
VHDL选择语句这两种方法进行波形存储表的设计和比较分析 然后考虑到硬件资源的有限性及DDS的精度要
求,对这两种方法的程序进行了优化 最后对这两种方法设计的程序进行仿真和硬件调试。结果表明:采用这两种
方法都能有效地实现DDS中波形 ...
DSP编程 ADSP 与高速AD器件无缝链接的源代码
ADSP 与高速AD器件无缝链接的源代码
VHDL/FPGA/Verilog 基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
其他书籍 格式:PDF 书名: 现代仪器电路:电路设计的器件解决方案 超星SS号:10900952
格式:PDF 书名: 现代仪器电路:电路设计的器件解决方案 超星SS号:10900952
电子技术 模拟PUT(可编程单结晶体管)器件双稳态电路
0736、模拟PUT(可编程单结晶体管)器件双稳态电路