搜索结果
找到约 21,301 项符合
分时操作系统 的查询结果
单片机开发 功能:时钟DS1302的读写 hd7279显示显示分 小时 说明: (1)每次上电时
功能:时钟DS1302的读写 hd7279显示显示分 小时
说明: (1)每次上电时,必须把秒寄存器高位设置为0,时钟才能走时
(2)如果每次需要写入数据和时钟日历信息,须将"写保护"寄存器设置成为0
(3)P0低4位接段码,高4位接位选,从DS1302中读出来的是BCD码
(4)TS=1010,DS=01,RS=01(在Vcc1与Vcc2之间接2K电阻)
(5)初始时间设置为 ...
操作系统开发 实现模拟操作系统运行时的主存空间的分配与回收
实现模拟操作系统运行时的主存空间的分配与回收
单片机开发 实现一个能显示时,分,秒,可设置闹钟的电子种,数码管显示时间
实现一个能显示时,分,秒,可设置闹钟的电子种,数码管显示时间
单片机开发 本程序使用MSP430F149驱动DS1302;DS1302 能够计算秒、分、时、日、周、月、年
本程序使用MSP430F149驱动DS1302;DS1302 能够计算秒、分、时、日、周、月、年,自动补偿 2100 年之前的闰年日期;2.0V~5.5V 的供电电压,三线制的串行通信接口,且内置 31 字节的可由电池维持数据的静态 RAM,用户可自由使用。DS1302 的最大特色是支持双电源供电,VCC2 连接主电源,VCC1 连接备用电池。当VCC2 的电压高于 ...
单片机开发 PCF8563显示时间,显示时,分,秒10秒,显示年,月,日需要2秒
PCF8563显示时间,显示时,分,秒10秒,显示年,月,日需要2秒
VHDL/FPGA/Verilog 时钟程序 用于FPGA开发板上 在LCD1602上显示时,分,秒,十分之一秒
时钟程序 用于FPGA开发板上
在LCD1602上显示时,分,秒,十分之一秒
VHDL/FPGA/Verilog 利用VHDL语言设计的数字钟,能进行正常的时、分、秒计时功能
利用VHDL语言设计的数字钟,能进行正常的时、分、秒计时功能,分别由6个数码管显示24h、60min、60s
单片机开发 在实验板上编程实现2008年日历和实时时钟: 1 时-分-秒(2位-2位-2位)显示 可通过键盘置入时间值。 2 每隔5分钟在LED上从右向左滚动显示年_月_日3次
在实验板上编程实现2008年日历和实时时钟:
1 时-分-秒(2位-2位-2位)显示
可通过键盘置入时间值。
2 每隔5分钟在LED上从右向左滚动显示年_月_日3次,如:
2008_01_20 2008_01_20
3 实现每日闹铃和预约提醒功能,闹铃时间和提醒时间可用按键设置。闹铃和提醒采用不同的提示音表示。
4 通过串行通信实现双机时钟同步工作。 ...
VHDL/FPGA/Verilog 1.6个数码管动态扫描显示驱动 2.按键模式选择(时分秒)与调整控制 3.用硬件描述语言(或混合原理图)设计时、分、秒计数器模块、按键控制状态机模块、动态扫描显示驱动模块、顶层模块。要求有闹钟定闹
1.6个数码管动态扫描显示驱动
2.按键模式选择(时\分\秒)与调整控制
3.用硬件描述语言(或混合原理图)设计时、分、秒计数器模块、按键控制状态机模块、动态扫描显示驱动模块、顶层模块。要求有闹钟定闹功能,时、分定闹即可,无需时、分、秒定闹。要求使用实验箱左下角的6个动态数码管(DS6 A~DS1A)显示时、分、秒;要求模 ...
VHDL/FPGA/Verilog 1.6个数码管静态显示驱动 2.按键模式选择(时分秒)与调整控制 3.用硬件描述语言(或混合原理图)设计时、分、秒计数器模块、按键控制状态机模块、显示译码模块、顶层模块。要求使用实验箱右下角的6个
1.6个数码管静态显示驱动
2.按键模式选择(时\分\秒)与调整控制
3.用硬件描述语言(或混合原理图)设计时、分、秒计数器模块、按键控制状态机模块、显示译码模块、顶层模块。要求使用实验箱右下角的6个静态数码管(DS8C, DS7C, DS4B, DS3B, DS2B, DS1B)显示时、分、秒;要求模式按键和调整按键信号都取自经过防抖处理后的按 ...