搜索结果

找到约 3,002 项符合 储存环 的查询结果

按分类筛选

显示更多分类

技术资料 基于全数字伺服控制单元的插补控制算法研究.pdf

数字控制是指控制系统中发出的信号是脉冲信号。数字式全闭环伺服控制系统是一种同时具有位置控制和速度控制两种功能的反馈控制系统。控制单元发出的指定位置值与位置检测值的差值就是位置误差,它反映的实际位置总是滞后于指定位置值。位置误差经处理后作为速度控制量控制进给电机的旋转,使实际位置也以此速度变化,而且实 ...
https://www.eeworm.com/dl/907629.html
下载: 7
查看: 2604

技术资料 基于射频识别(RFID)技术在冷链物流中的应用研究

为了保证冷链物流的质量,本文引入RFID技术设计物流过程,从而可及时了解生鲜食品的生产、加工、储藏信息,并掌握供应链中冷冻冷藏产品的数量及位置,进行及时地提货和补货,从而提高冷链物流的作业效率与管理水平。同时也对各种冷藏车的运输进行全面的动态监控,为食品安全审查提供可溯源性信息支持,对于问题食品可以追查 ...
https://www.eeworm.com/dl/893155.html
下载: 2
查看: 8317

学术论文 基于ARMDSP架构的太阳能光伏智能并网逆变器.rar

随着世界能源危机的到来,太阳能光伏发电在能源结构中正在发挥着越来越大的作用。而太阳能光伏发电系统的核心部件并网逆变器的性能还需要进一步提高。为了迎合市场上对高品质、高性能、智能化并网逆变器的需求,我们将ARM+DSP架构作为并网逆变器的控制系统。本系统集成了ARM和DSP的各自的强大功能,使并网逆变器的性能和智 ...
https://www.eeworm.com/dl/514/8550.html
下载: 140
查看: 1132

学术论文 基于ARMDSP架构的太阳能光伏智能并网逆变器.rar

随着世界能源危机的到来,太阳能光伏发电在能源结构中正在发挥着越来越大的作用。而太阳能光伏发电系统的核心部件并网逆变器的性能还需要进一步提高。为了迎合市场上对高品质、高性能、智能化并网逆变器的需求,我们将ARM+DSP架构作为并网逆变器的控制系统。本系统集成了ARM和DSP的各自的强大功能,使并网逆变器的性能和智 ...
https://www.eeworm.com/dl/514/8985.html
下载: 188
查看: 1145

技术资料 基于ARMDSP架构的太阳能光伏智能并网逆变器.rar

随着世界能源危机的到来,太阳能光伏发电在能源结构中正在发挥着越来越大的作用。而太阳能光伏发电系统的核心部件并网逆变器的性能还需要进一步提高。为了迎合市场上对高品质、高性能、智能化并网逆变器的需求,我们将ARM+DSP架构作为并网逆变器的控制系统。本系统集成了ARM和DSP的各自的强大功能,使并网逆变器的性能和智 ...
https://www.eeworm.com/dl/896261.html
下载: 8
查看: 8718

技术资料 液体媒质超声波电机的理论解析与特性分析

超声波电机(UltrasonicMotor)不同于传统的电磁式电机,它是利用压电陶瓷的逆压电效应,将超声振动作为动力源的一种新型电机。近二十年来,由于大功率压电陶瓷材料研究的突破,在全世界掀起了超声波电机研究的高潮,相继开发出多种型式的超声波电机。本文介绍了一种基于液体媒质的非接触型超声波电机,其转子浸于液体之中, ...
https://www.eeworm.com/dl/902659.html
下载: 8
查看: 2172

学术论文 基于DSP和FPGA的开放式运动控制平台研究及其应用

该文主要介绍基于DSP(TMS320LF2407A)和CPLD(MAX3128A)伺服运动控制平台的设计.文中在讨论了永磁同步电机的控制策略的基础上提出了针对表面式永磁同步伺服电机的i=0的矢量控制,介绍了通过光电码盘确定永磁同步电机转子磁极位置的方法,以及SVPWM的原理和特性及其数字实现方法.详细阐述由TMS320LF2407A和MAX3128A构建的传动控 ...
https://www.eeworm.com/dl/514/12089.html
下载: 33
查看: 1092

教程资料 Xilinx FPGA全局时钟资源的使用方法

目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
https://www.eeworm.com/dl/fpga/doc/32677.html
下载: 44
查看: 1227

可编程逻辑 Xilinx FPGA全局时钟资源的使用方法

目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
https://www.eeworm.com/dl/kbcluoji/40274.html
下载: 98
查看: 1109

C/C++语言编程 循环链表的构建

循环链表是另一种形式的链式存贮结构。它的特点是表中最后一个结点的指针域指向头结点,整个链表形成一个环。
https://www.eeworm.com/dl/510724.html
下载: 1
查看: 90