搜索结果

找到约 19,311 项符合 倍频器 的查询结果

系统设计方案 fpga cpld 常见模块设计

fpga cpld 常见模块设计,包括基于fpga 的全数字锁向环,基于fpga cpld 的半整数分频器的设计等,很有用
https://www.eeworm.com/dl/678/207836.html
下载: 50
查看: 1069

电子书籍 摘要:AD9852是美国ANALOGDEVICES公司生产的新型直接数字频率合成器(DDS)

摘要:AD9852是美国ANALOGDEVICES公司生产的新型直接数字频率合成器(DDS),具有频率转换速度快(小于lt~s)、频谱纯度高、工作温度范围宽(一25℃~+85℃)、集成度高等特点,是一种使用方便灵活、功能较强的芯片。AD9852由带有48位相位累加的数控振荡器、可墒程参考时钟倍乘器、反向正弦滤波器、计数倍乘器、两个300MHz12住数 ...
https://www.eeworm.com/dl/cadence/ebook/228256.html
下载: 31
查看: 1048

嵌入式/单片机编程 经典的dds发生器ad9851vhdl的并行通信代码

经典的dds发生器ad9851vhdl的并行通信代码,能实现6倍频和正弦波的输出。不好k我。
https://www.eeworm.com/dl/647/232920.html
下载: 25
查看: 1027

单片机开发 adf4118频率合成器编程

adf4118频率合成器编程,用于选频器、选带器开发
https://www.eeworm.com/dl/648/243128.html
下载: 101
查看: 1014

RFID编程 数字锁相环实现源码

数字锁相环实现源码,有很大的参考价值。 由 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器 构成.
https://www.eeworm.com/dl/697/248679.html
下载: 122
查看: 1035

VHDL/FPGA/Verilog fpga中pll时钟实现的源代码

fpga中pll时钟实现的源代码,可实现倍频或分频
https://www.eeworm.com/dl/663/268500.html
下载: 102
查看: 1021

单片机开发 用ds1302与c8051f120的测试程序

用ds1302与c8051f120的测试程序,已通过测试,使用的是外部晶振倍频到90MHz
https://www.eeworm.com/dl/648/274696.html
下载: 51
查看: 1069

单片机开发 本示例中使用了一个DCM模块

本示例中使用了一个DCM模块,将输入时钟50MHz,倍频到100MHz,分频到25MHz,不同的频率值通过LED进行演示。
https://www.eeworm.com/dl/648/292760.html
下载: 148
查看: 1047

VHDL/FPGA/Verilog 利用verilog语言

利用verilog语言,设计分频器,很不错的参考资料
https://www.eeworm.com/dl/663/305112.html
下载: 117
查看: 1019

通讯/手机编程 2MHz的数据时钟恢复电路

2MHz的数据时钟恢复电路,包括鉴相器、分频器及滤波器
https://www.eeworm.com/dl/527/312182.html
下载: 67
查看: 1020