搜索结果

找到约 14,477 项符合 信号采集 的查询结果

系统设计方案 介绍了一种采用硬件控制的自动数据采集系统的设计方法

介绍了一种采用硬件控制的自动数据采集系统的设计方法,包括数字系统自顶向下的设计思路、Verilog HDL对系统硬件的描述和状态机的设计以及MAX+PLUSII开发软件的仿真。设计结果表明:该采集系统具有很高的实用价值,极大地提高了系统的信号处理能力。 ...
https://www.eeworm.com/dl/678/315008.html
下载: 189
查看: 1052

Linux/Unix编程 针对目前国内水文数据采集器的不足

针对目前国内水文数据采集器的不足,给出了一种基于ARM 嵌入式处理器的多通道水文数据采集系统的设计方法。通过多通道模拟信号的采集,发挥了嵌入式系统在水文数据采集系统中的运用优势。
https://www.eeworm.com/dl/619/317305.html
下载: 157
查看: 1021

单片机开发 小信号测量系统设计。介绍了采用ANALOG DEVICES 公司的AD603 实现的小信号测量系统,该系统增益范围是- 20dB —60dB ,系统带宽为60MHz。利用TLV5618 实现了增益步进

小信号测量系统设计。介绍了采用ANALOG DEVICES 公司的AD603 实现的小信号测量系统,该系统增益范围是- 20dB —60dB ,系统带宽为60MHz。利用TLV5618 实现了增益步进50 级可调,用ADI 公司的RMS2DC 芯片AD637 对输出信号的有效值进行了采集,并送LCD 显示 ...
https://www.eeworm.com/dl/648/350322.html
下载: 123
查看: 1058

matlab例程 1.录制一段自己的语音信号

1.录制一段自己的语音信号,并对录制的信号进行采样; 2.画出采样后的语音信号的时域波形和频谱图; 3.给定滤波器的性能指标,采用窗函数法和双线性变换法设计滤波器, 并划出滤波器的频域响应; 4.用该滤波器对采集的信号进行滤波,画出滤波后信号的时域波形和频谱, 并对滤波前后的信号进行对比,分析信号的变化; ...
https://www.eeworm.com/dl/665/373217.html
下载: 134
查看: 2085

系统设计方案 本文提出了一种基于AT89S51和模数转换芯片ADC0809的数据采集系统的设计与实现方案。主要从硬件电路设计、数据采集程序设计2个方面进行了详细阐述,其中硬件电路设计部分结合具体芯片

本文提出了一种基于AT89S51和模数转换芯片ADC0809的数据采集系统的设计与实现方案。主要从硬件电路设计、数据采集程序设计2个方面进行了详细阐述,其中硬件电路设计部分结合具体芯片,详细的介绍了数据采集系统各部分硬件接口电路的设计。设计中利用51单片机控制A/D转换器构成采样模块,实现对信号的采集,采样后的数据通过L ...
https://www.eeworm.com/dl/678/385597.html
下载: 158
查看: 1099

单片机开发 中断方式的A/D采集系统使用ADC0809的通道0

中断方式的A/D采集系统使用ADC0809的通道0,接入0-5V的直流电压,用W1调整模拟电压值,A/D的转换结束信号EOC接在8259A的IRQ3上,采集100个数据并存入内存中,同时将采集的16进制数据显示在数码管上。请多次调整0-5V的电压值(旋动W1旋钮),进行A/D采集,并观测内存中的数据的变化情况。 ...
https://www.eeworm.com/dl/648/399031.html
下载: 136
查看: 1155

VHDL/FPGA/Verilog 基于FPGA的B超数据采集功能

基于FPGA的B超数据采集功能,根据输入图像的束同步与帧同步信号,采用中断控制进入FIFO的图像数据的读写操作!
https://www.eeworm.com/dl/663/403665.html
下载: 185
查看: 1059

嵌入式/单片机编程 在许多的数据采集系统中

在许多的数据采集系统中,现场的强电设备较多,不可避免 地会产生尖脉冲干扰,这种干扰一般持续时间短,峰值大,对这样 的数据进行数字滤波处理时,仅仅采用算术平均或移动平均滤波 时,尽管对脉冲干扰进行了1/n的处理,但,其剩余值仍然较大。 这种场合最好的策略是:将被认为是受干扰的信号数据去掉,这 就是防脉冲干 ...
https://www.eeworm.com/dl/647/403683.html
下载: 54
查看: 1074

VHDL/FPGA/Verilog 采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。

采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。 4.共有4个通道(ch1、ch2、ch3、ch4),每个通道配备100 Bytes的RAM,当存满数据后停止数据采集并且相应通道的状态位产生报警信号。 5.数据分为8 ...
https://www.eeworm.com/dl/663/405362.html
下载: 156
查看: 1189

其他 音频数据采集

音频数据采集,能显示波形可采集传感器等非音频信号,能够实时显示。至于其他功能如:回放,存储,压缩和相关处理的算法等功能
https://www.eeworm.com/dl/534/406197.html
下载: 154
查看: 1140