搜索结果
找到约 25,762 项符合
信号调理器 的查询结果
系统设计方案 电子技术综合设计实验报告 采用555定时器
电子技术综合设计实验报告
采用555定时器,由555产生方波信号,方波经RC积分电路积分后即可得到三角波,再由三角波通过RC积分电路得到正弦波,该方案集成度高,同时产生正弦波的方法简单、易调。但实际遇到种种困难不能在短时间内解决,所以又设计了用运放电路产生正弦波的电路,并验证了其正确性。 ...
串口编程 c8051f系列单片机的SPI 并行/串行通信源程序 Cygnal出的一种混合信号系统级单片机。片内含CIP-51的CPU内核
c8051f系列单片机的SPI
并行/串行通信源程序
Cygnal出的一种混合信号系统级单片机。片内含CIP-51的CPU内核,它的指令系统与MCS-51完全兼容。其中的C8051F020单片机含有64kB片内Flash程序存储器,4352B的RAM、8个I/O端口共64根I/O口线、一个12位A/D转换器和一个8位A/D转换器以及一个双12位D/A转换器、2个比较器、5个1 ...
VHDL/FPGA/Verilog N分频器则是一个简单的除N 计数器。分频器对脉冲加减电路的输出脉冲再进行N分频
N分频器则是一个简单的除N 计数器。分频器对脉冲加减电路的输出脉冲再进行N分频,得到整个环路的输出信号Fout。
VHDL/FPGA/Verilog 用verilog编写的抢答器
用verilog编写的抢答器,当主持人宣布“开始比赛”,系统初始化,选手进入“抢答状态”。当某一选手首先按下抢答开关时,相应的指示灯亮,此时抢答器不再接受其他输入信号。电路具有累计分控制(分别用4个4位选手的积分——十六进制数),由主持人控制“加分”。“加分”加分完毕,开始下一轮抢答。电路还可以设有回答问 ...
单片机开发 MAX7044是基于晶振PLL 的VHF/UHF发射器芯片
MAX7044是基于晶振PLL 的VHF/UHF发射器芯片,在300 MHz~450 MHz频率范围内发射OOK/ASK数据,数据速率达到100 kbps,输出功率+13 dBm(50Ω负载),电源电压+2.1~+3.6 V,电流消耗在2.7 V时仅7.7 mA。工作温度范围一40℃~+125℃,采用3 mm×3 mm SOT23 - 8封装。
MAX7033是一个完全集成的低功耗CMOS超外差接收器芯片,接收 ...
软件设计/软件工程 AD9854允许输出的信号频率高达150MHZ
AD9854允许输出的信号频率高达150MHZ,而数字调制输出频率可达100MHZ。通过内部高速比较器正弦波转换为方波输出,可用作方便的时钟发生器。
DSP编程 随着DSP的普遍应用和数字信号处理技术的发展
随着DSP的普遍应用和数字信号处理技术的发展,对声音信号进行实时处理成为可能,DSP的速度越来越快以及各种快速算法的应用,在上面可以进行各种复杂的数字音效实时处理,如均衡,混响。可应用于各种数字音频播放器的音频后处理,为五彩缤纷的音乐添加更多的色彩。 ...
汇编语言 电子选择器
电子选择器,是利用TND-MD教学系统实现的,用来作为特定场合投票机器统计使用。所用到的芯片主要有8253定时计数器、8255A并行接口电路芯片等。使用时,用户用键盘输入A,B,C,D这四个字母中的一个来作为已经选择的项目,程序将在屏幕上对应显示已经选择的“A,B,C或者D”,并且通过控制扬声器,发出对应的频率声音信号,同 ...
VHDL/FPGA/Verilog 用4位十进制计数器对用户输入时钟信号进行计数
用4位十进制计数器对用户输入时钟信号进行计数,计数间隔为1秒钟。计数满1秒钟后将计数值(即频率值)所存到4位寄存器中显示,并将计数器清0,在进行下一次计数。
频率计由三种模块组成:testctl为控制模块,由1Hz其准产生rst_cnt,load,cnt_en信号;cnt10为带清0及计数允许的十进制计数器;reg4b为四位寄存器。 ...
单片机开发 高速ADC(模数转换器)精度分析
高速ADC(模数转换器)精度分析,包括有效位数、无杂散动态范围等,显示信号的频谱。可选择不同的窗函数。