搜索结果
找到约 11,253 项符合
信号完整性 的查询结果
按分类筛选
- 全部分类
- 技术资料 (55)
- 可编程逻辑 (23)
- PCB相关 (18)
- 学术论文 (15)
- 技术书籍 (13)
- VIP专区 (9)
- 技术教程 (7)
- 模拟电子 (6)
- 其他书籍 (6)
- 其他 (5)
- 精品软件 (5)
- 教程资料 (4)
- 嵌入式综合 (4)
- DSP编程 (4)
- 教程资料 (3)
- 系统设计方案 (3)
- 嵌入式/单片机编程 (3)
- PCB图/BOM单/原理图 (3)
- 仿真技术 (3)
- PCB设计 (2)
- 单片机编程 (2)
- 通信网络 (2)
- VHDL/FPGA/Verilog (2)
- 文章/文档 (2)
- 单片机开发 (2)
- 电子书籍 (2)
- 开关电源 (2)
- 行业应用文档 (1)
- 其他文档 (1)
- Mentor (1)
- 电源技术 (1)
- 传感与控制 (1)
- 教程资料 (1)
- 测试测量 (1)
- 数学计算 (1)
- 其他行业 (1)
- 微处理器开发 (1)
- 行业发展研究 (1)
- 软件设计/软件工程 (1)
- 其他嵌入式/单片机内容 (1)
- 电子书籍 (1)
- 手册 (1)
- 书籍 (1)
- 教程 (1)
人工智能/神经网络 基于ICA的信号分离程序
基于ICA的信号分离程序,是一个很好的信号处理方面的程序
其他 摘要部分:这一快速算法的出现对数字 信号分析领域的发展起到了极大的推动作用。从此以后
摘要部分:这一快速算法的出现对数字 信号分析领域的发展起到了极大的推动作用。从此以后,它作为频谱分析的基础得到了 由于计算机只能对信号的有限多个样本进行计算.
VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
matlab例程 一个用matlab进行数字信号处理的例程
一个用matlab进行数字信号处理的例程,包括复到谱和功率普
单片机开发 单片机控制和处理外部红外遥控信号
单片机控制和处理外部红外遥控信号,实现单片机的遥控功能,适用于一般家庭使用和电子竞赛
Linux/Unix编程 一个在linux下利用QT库自带的信号量的使用例子。
一个在linux下利用QT库自带的信号量的使用例子。
其他书籍 基于虚拟仪器的信号发生器(波形存储部分)
基于虚拟仪器的信号发生器(波形存储部分)
数学计算 这是数字信号处理——matlab释义与实现一书的源代码
这是数字信号处理——matlab释义与实现一书的源代码
人工智能/神经网络 语音信号处理工具包,里面提供了很多有用的操作。这是最新版本
语音信号处理工具包,里面提供了很多有用的操作。这是最新版本