搜索结果
找到约 20,931 项符合
余弦编码器 的查询结果
Internet/网络编程 一)需求 很多情况下我们需要知道字节流的编码
一)需求
很多情况下我们需要知道字节流的编码,比如
1) 使用编辑器打开文本文件的时候,编辑器需要识别文本文件的各种编码
2) 上传文件后,分析上传文件字节流需要知道它的编码
3) 读取某个web页面的源代码,并要输出时,需要知道正确的编码才能输出正确的内容
.............. ...
其他嵌入式/单片机内容 这编辑器是为单片机PIC系列设计
这编辑器是为单片机PIC系列设计,它适用于PIC12,PIC14,PIC16系列单片机。它采取全新编辑思路。你不会汇编语言,你只要输入Basic语言码,编辑器就立刻解释这码,并把它翻译成等效的汇编语言指令。在你输入的Basic码的每一改变,在汇编码窗口也会实时改变。 ...
压缩解压 这是JPEG压缩编码
这是JPEG压缩编码,c++实现,其中有离散余弦变化,由程编码等
其他嵌入式/单片机内容 viterbi译码器(2.1.7)
viterbi译码器(2.1.7),里面什么都有,测试模块,编码模块和译码模块
通讯/手机编程 卷积码译码算法改进 实现Conv.(2,1,9)的编码、软判决滑动窗维特比译码
卷积码译码算法改进
实现Conv.(2,1,9)的编码、软判决滑动窗维特比译码,其生成多项式为G0=561(八进制),G1=753(八进制),调制方式为BPSK,信道为AWGN,比较不同的译码深度对译码器性能的影响
压缩解压 Jpeg编解码器的源代码
Jpeg编解码器的源代码,中间包括DCT变换,量化,Huffman编码等过程
VHDL/FPGA/Verilog 用verilog设计密勒解码器 一、题目: 设计一个密勒解码器电路 二、输入信号: 1. DIN:输入数据 2. CLK:频率为2MHz的方波
用verilog设计密勒解码器
一、题目:
设计一个密勒解码器电路
二、输入信号:
1. DIN:输入数据
2. CLK:频率为2MHz的方波,占空比为50%
3. RESET:复位信号,低有效
三、输入信号说明:
输入数据为串行改进密勒码,每个码元持续时间为8μs,即16个CLK时钟;数据流是由A、B、C三种信号组成;
A:前8个时钟保持“1”, ...