搜索结果

找到约 8,226 项符合 低延迟优化 的查询结果

模拟电子 低通滤波器设计

用MATLAB编写低通滤波器
https://www.eeworm.com/dl/571/21036.html
下载: 172
查看: 1050

模拟电子 CMOS工艺多功能数字芯片的输出缓冲电路设计

为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M 的0.6 μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CS ...
https://www.eeworm.com/dl/571/21132.html
下载: 35
查看: 1033

模拟电子 X波段低相噪跳频源的设计

结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案具有相位噪声低、频率控制灵活等优点,满足了实际工程应用。 ...
https://www.eeworm.com/dl/571/21162.html
下载: 76
查看: 1056

模拟电子 过采样精确重构余弦调制滤波器组的设计

本文首先推导出过采样滤波器组精确重构的条件,由于此时所需的约束条件数比临界采样时少,因而可以设计出频域衰减特性更好的滤渡器组 然后提出了精碲重梅约束条件下原壅低通滤波器的一种新的设计方法.采用矢量的二次型约束优化算法。谈算法优化方便,收敛速度快.与其它方法相比,滤渡器的阻带衰减大。 ...
https://www.eeworm.com/dl/571/21172.html
下载: 78
查看: 1168

模拟电子 快响应低漂移微电流放大器的设计

介绍了基于AD549高精度快响应低漂移微电流放大器的工作原理、电路设计和制造工艺、词试技术,该微电流放大器是核反应堆反应性测量的关键部件之一,其低噪声、快响应与低漂移技术是精确测量反应性重要因数之一。
https://www.eeworm.com/dl/571/21250.html
下载: 130
查看: 1055

模拟电子 高增益K波段MMIC低噪声放大器

  基于0.25gm PHEMT工艺,给出了两个高增益K 波段低噪声放大器.放大器设计中采用了三级级联增加栅宽的电路结构,通过前级源极反馈电感的恰当选取获得较高的增益和较低的噪声;采用直流偏置上加阻容网络,用来消除低频增益和振荡;三级电路通过电阻共用一组正负电源,使用方便,且电路性能较好,输入输出驻波比小 ...
https://www.eeworm.com/dl/571/21276.html
下载: 186
查看: 1109

模拟电子 二阶有源低通滤波电路分析

设计一种压控电压源型二阶有源低通滤波电路,并利用Multisim10仿真软件对电路的频率特性、特征参量等进行了仿真分析,仿真结果与理论设计一致,为有源滤波器的电路设计提供了EDA手段和依据。
https://www.eeworm.com/dl/571/21284.html
下载: 185
查看: 1140

模拟电子 低功耗高速跟随器的设计

提出了一种应用于CSTN-LCD系统中低功耗、高转换速率的跟随器的实现方案。基于GSMC±9V的0.18 μm CMOS高压工艺SPICE模型的仿真结果表明,在典型的转角下,打开2个辅助模块时,静态功耗约为35 μA;关掉辅助模块时,主放大器的静态功耗为24 μA。有外接1 μF的大电容时,屏幕上的充放电时间为10 μs;没有外接1μF的大电容时 ...
https://www.eeworm.com/dl/571/21384.html
下载: 88
查看: 1049

模拟电子 一种新的ISM频段低噪声放大器设计方法

为解决ISM频段低噪声放大器降低失配与减小噪声之间的矛盾,提出了一种改善放大器性能的设计方法.分析了单项参数的变化规律,提出了提高综合性能的方法,给出了放大器封装模型的电路结构.对射频放大器SP模型和封装模型进行仿真.仿真结果表明,输入和输出匹配网络对放大器的性能有影响,所提出的设计方法能有效分配性能指标,为改善 ...
https://www.eeworm.com/dl/571/21415.html
下载: 41
查看: 1082

模拟电子 时钟分相技术应用

摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高 ...
https://www.eeworm.com/dl/571/21436.html
下载: 29
查看: 1050