搜索结果
找到约 1,406 项符合
乘法器 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (112)
- 学术论文 (38)
- 技术资料 (26)
- 其他 (22)
- 模拟电子 (7)
- 单片机编程 (7)
- 书籍源码 (7)
- 教程资料 (6)
- 其他书籍 (6)
- 可编程逻辑 (5)
- 单片机开发 (4)
- 系统设计方案 (4)
- 数学计算 (4)
- 技术书籍 (3)
- 电子书籍 (3)
- 文章/文档 (3)
- 软件设计/软件工程 (3)
- 其他嵌入式/单片机内容 (3)
- 数据结构 (3)
- 嵌入式/单片机编程 (3)
- VHDL/Verilog/EDA源码 (3)
- 行业应用文档 (2)
- 电源技术 (2)
- 数值算法/人工智能 (2)
- 并行计算 (2)
- 通讯/手机编程 (2)
- 加密解密 (2)
- VIP专区 (2)
- 技术教程 (1)
- 测试测量 (1)
- 驱动编程 (1)
- 编译器/解释器 (1)
- GPS编程 (1)
- 人物传记/成功经验 (1)
- 电子政务应用 (1)
- 技术管理 (1)
- 中间件编程 (1)
- 文件格式 (1)
- Linux/Unix编程 (1)
- matlab例程 (1)
- 微处理器开发 (1)
- DSP编程 (1)
- 操作系统开发 (1)
- 汇编语言 (1)
- 通讯编程文档 (1)
- 其他文档 (1)
- 资料/手册 (1)
- 电子大赛 (1)
数学计算 给定带有高斯噪声的三组样本,对其进行最小二乘拟合,并且绘图,求出误差协方差
给定带有高斯噪声的三组样本,对其进行最小二乘拟合,并且绘图,求出误差协方差
数学计算 生成一组带有高斯噪声的样本,分别用一阶,二阶,三阶的最小二乘估计方法进行拟合,然后分别用AIC,MDL,FPE,CAT四种评测模型对其性能进行比较,得到最优的拟合模型.
生成一组带有高斯噪声的样本,分别用一阶,二阶,三阶的最小二乘估计方法进行拟合,然后分别用AIC,MDL,FPE,CAT四种评测模型对其性能进行比较,得到最优的拟合模型.
汇编语言 使用硬件实现,通过FPGA验证的效率较高的加法器,
使用硬件实现,通过FPGA验证的效率较高的加法器,
VHDL/FPGA/Verilog 经过精心设计的加法器的代码
经过精心设计的加法器的代码,并在FPGA硬件平台实现和验证过的
VHDL/FPGA/Verilog 经过精心设计的除法器的代码
经过精心设计的除法器的代码,并在FPGA硬件平台实现和验证过的
数学计算 1、二进制、八进制、十进制及十六进制数的加、减、乘、除、乘方、取模等简单计算 2、科学计算函数
1、二进制、八进制、十进制及十六进制数的加、减、乘、除、乘方、取模等简单计算
2、科学计算函数,包括(反)正弦、(反)余弦、(反)正切、(反)余切、开方、指数等函数运行
3、以角度、弧度两种方式实现上述部分函数(对操作时计算结果能无限次随意进行角度和弧度转换)
4、具备历史计算的记忆功能(输入和计算结果表达式能查 ...
并行计算 用VC6.0编译出的求阶乘算法(0---10000)标准C 语言控制台应用程序
用VC6.0编译出的求阶乘算法(0---10000)标准C 语言控制台应用程序
数学计算 下面这个程序支持加+ 减- 乘* 除/ 阶乘! 开方? 平方^ 取模% 等运算 支持括号和括号内优先级 可以输入负数 不过输入负数时需要用括号括上 这个程序 一定有不少 缺点 我也没有用一些表达式
下面这个程序支持加+ 减- 乘* 除/ 阶乘! 开方? 平方^ 取模% 等运算 支持括号和括号内优先级 可以输入负数 不过输入负数时需要用括号括上
这个程序 一定有不少 缺点 我也没有用一些表达式 进行运算验证 这个验证的过程就交给大家把 如果各位发现输入的表达式 计算错误的话 请将表达式和结果 发到帖子上来 我会修改的 ...
数值算法/人工智能 提出了一种基于角度信息的约束总体最小二乘无源定位算法. 该算法首 先将非线性的观测方程转化为线性方程, 并分析了观测噪声对线性方程系数的 影响, 从而能够将无源定位问题等价为一个约束总体最小二乘问
提出了一种基于角度信息的约束总体最小二乘无源定位算法. 该算法首
先将非线性的观测方程转化为线性方程, 并分析了观测噪声对线性方程系数的
影响, 从而能够将无源定位问题等价为一个约束总体最小二乘问题, 然后又将该
有约束的优化问题变为无约束的优化问题, 并利用Newton 算法进行迭代求解,
最后分析了约束总体最小二乘算 ...
数学计算 用SVD奇异值分解法和阻尼最小二乘算法解决地球物理反问题
用SVD奇异值分解法和阻尼最小二乘算法解决地球物理反问题,程序比较简单易懂