搜索结果
找到约 46,311 项符合
乘法器设计 的查询结果
按分类筛选
其他 用xilinx写的vhdl乘法器。是二进制的两位乘法器。里面含有代码和电路图。
用xilinx写的vhdl乘法器。是二进制的两位乘法器。里面含有代码和电路图。
VHDL/FPGA/Verilog 乘法器 所占资源很少 很好的一个乘法器 史书上的一个例子 说得很好啊
乘法器 所占资源很少 很好的一个乘法器 史书上的一个例子 说得很好啊
单片机开发 msp430单片机最新的产品MSP430F5438内部硬件乘法器的操作的示例程序
msp430单片机最新的产品MSP430F5438内部硬件乘法器的操作的示例程序
VHDL/FPGA/Verilog 伽勒华域乘法器用于RS编码中
伽勒华域乘法器用于RS编码中,用verilogHDL语言实现
其他 用impulse c编写的18x18位的乘法器。
用impulse c编写的18x18位的乘法器。
通讯编程文档 一个以LABVIEW环境开发的乘法器程序后面板和前面板
一个以LABVIEW环境开发的乘法器程序后面板和前面板
VHDL/FPGA/Verilog 本程序是11位带符号位的乘法器
本程序是11位带符号位的乘法器,其中最高位为符号位(sign),中间7位是指数部分(Exponent),最后3位是尾数(Matissa)。表示数据的范围是-2^-63-----+2^64.该工程文件有完整的程序,以及波形,验证正确。
其他书籍 软件的使用程序并附上开发板的原理图,希望对你是一个很好的帮助!其中内容为:8位优先编码器,乘法器,多路选择器,二进制转BCD码,加法器,减法器,简单状态机,
软件的使用程序并附上开发板的原理图,希望对你是一个很好的帮助!其中内容为:8位优先编码器,乘法器,多路选择器,二进制转BCD码,加法器,减法器,简单状态机,
VHDL/FPGA/Verilog 一个32位元的浮点数乘法器
一个32位元的浮点数乘法器,可将两IEEE 754格式的值进行相乘
VHDL/FPGA/Verilog 高速乘法器 高速乘法器 高速乘法器 高速乘法器
高速乘法器 高速乘法器 高速乘法器 高速乘法器