搜索:串行端口

找到约 6,769 项符合「串行端口」的查询结果

结果 6,769
按分类筛选
显示更多分类
https://www.eeworm.com/dl/879969.html 技术资料

滤波器设计

滤波器是一种二端口网络。它具有选择频率的特性,即可以让某些频率顺利通过,而对其它频率则加以阻拦,目前由于在雷达、微波、通讯等部门,多频率工作越来越普遍,对分隔频率的要求也相应提高;所以需用大量的滤波器。再则,微波固体器件的应用对滤波器的发展也有推动作用,像参数放大器、微波固体倍频 ...
下载 9
·
查看 6732
https://www.eeworm.com/dl/885512.html 技术资料

图像压缩和AES加密算法的实现

本文对基于FPGA的CCSDS图像压缩和AES加密算法的实现进行了研究。主要完成的工作有: (1)深入研究CCSDS图像压缩算法,并根据其编码方案,设计并实现了相应的编解码器。从算法性能和硬件实现复杂度两个方面,将该算法与具有类似算法结构的JPEG2000和SPIHT图像压缩算法作比较分析; (2)利用硬件描述语言Ve ...
下载 5
·
查看 4217
https://www.eeworm.com/dl/895976.html 技术资料

基于FPGA的数字相位计的研究与实现.rar

本文结合工程需要详细论述了一种数字相位计的实现方法,该方法是基于FPGA(现场可编程门阵列)芯片运用FFT(快速傅立叶变换)算法完成的。首先,从相位测量的原理出发,分析了传统相位计的缺点,给出了一种高可靠性的相位检测实用算法,其算法核心是对采集信号进行FFT变换,通过频谱分析,实现对参考信号和 ...
下载 5
·
查看 4800
https://www.eeworm.com/dl/897135.html 技术资料

一种基于IP复用的GPS系统设计及其FPGA验证.rar

近年来,GPS技术迅速发展,并随着3G时代的到来,其应用领域日益广阔,需求量与日俱增。与此同时,随着电路系统设计越来越复杂,上市时间日益缩短,集成电路设计方法面临重大变革。因此采用新型方法学来设计GPS接收系统是必要的。 本文基于GPS原理,采用可复用的IP技术和软硬协同设计技术,设计了一种高 ...
下载 6
·
查看 8331
https://www.eeworm.com/dl/898065.html 技术资料

基于FPGA的CCSDS图像压缩和AES加密算法的实现.rar

本文对基于FPGA的CCSDS图像压缩和AES加密算法的实现进行了研究。主要完成的工作有: (1)深入研究CCSDS图像压缩算法,并根据其编码方案,设计并实现了相应的编解码器。从算法性能和硬件实现复杂度两个方面,将该算法与具有类似算法结构的JPEG2000和SPIHT图像压缩算法作比较分析; (2)利用硬件描述语言Ve ...
下载 4
·
查看 3612
https://www.eeworm.com/dl/901505.html 技术资料

基于FPGA的数字相位计的研究与实现

本文结合工程需要详细论述了一种数字相位计的实现方法,该方法是基于FPGA(现场可编程门阵列)芯片运用FFT(快速傅立叶变换)算法完成的。首先,从相位测量的原理出发,分析了传统相位计的缺点,给出了一种高可靠性的相位检测实用算法,其算法核心是对采集信号进行FFT变换,通过频谱分析,实现对参考信号和 ...
下载 10
·
查看 3386
https://www.eeworm.com/dl/912627.html 技术资料

基于FPGA的数字相位计的研究与实现

本文结合工程需要详细论述了一种数字相位计的实现方法,该方法是基于FPGA(现场可编程门阵列)芯片运用FFT(快速傅立叶变换)算法完成的。首先,从相位测量的原理出发,分析了传统相位计的缺点,给出了一种高可靠性的相位检测实用算法,其算法核心是对采集信号进行FFT变换,通过频谱分析,实现对参考信号和 ...
下载 4
·
查看 8746
https://www.eeworm.com/dl/928581.html 技术资料

GPS系统设计及其FPGA验证

近年来,GPS技术迅速发展,并随着3G时代的到来,其应用领域日益广阔,需求量与日俱增。与此同时,随着电路系统设计越来越复杂,上市时间日益缩短,集成电路设计方法面临重大变革。因此采用新型方法学来设计GPS接收系统是必要的。 本文基于GPS原理,采用可复用的IP技术和软硬协同设计技术,设计了一种高 ...
下载 5
·
查看 8485
https://www.eeworm.com/dl/975140.html 技术资料

供应DMX512AP

概述 DMX512AP是并联应用单线传输三通道LED驱动输出控制专用芯片,兼容并扩展DMX512(1990)信号协议。芯片内含电源稳压电路,时基电路,信号解码模块,数据缓存器,三通道恒流驱动器(电流值可由外挂电阻调控),以及内置振荡器。每一输出通道皆可输出8位(256级)灰阶的可调线性电流。支持输出端极性反转。 ...
下载 3
·
查看 7156
https://www.eeworm.com/dl/514/12138.html 学术论文

基于FPGA的8位增强型CPU设计与验证

随着信息技术的发展,系统级芯片SoC(System on a Chip)成为集成电路发展的主流。SoC技术以其成本低、功耗小、集成度高的优势正广泛地应用于嵌入式系统中。通过对8位增强型CPU内核的研究及其在FPGA(Field Programmable Gate Arrav)上的实现,对SoC设计作了初步研究。 在对Intel MCS-8051的汇编指令集进 ...
下载 80
·
查看 1105