搜索结果
找到约 1,988 项符合
三相SPWM 的查询结果
按分类筛选
- 全部分类
- 技术资料 (1304)
- 学术论文 (138)
- 电源技术 (73)
- 单片机开发 (60)
- DSP编程 (57)
- matlab例程 (36)
- 单片机编程 (33)
- 其他 (22)
- 汇编语言 (20)
- VIP专区 (18)
- 工控技术 (16)
- 电机控制 (12)
- 嵌入式/单片机编程 (9)
- 系统设计方案 (9)
- 技术书籍 (7)
- 其他书籍 (7)
- 模拟电子 (7)
- 微处理器开发 (7)
- VHDL/FPGA/Verilog (7)
- 源码 (5)
- 电子技术 (5)
- 电子书籍 (5)
- 文件格式 (5)
- 文章/文档 (5)
- 其他行业 (5)
- 书籍 (4)
- 手册 (4)
- 行业应用文档 (4)
- 仿真技术 (4)
- 书籍源码 (4)
- 测试测量 (4)
- 实用工具 (4)
- 软件设计/软件工程 (4)
- 其他嵌入式/单片机内容 (4)
- 软件 (3)
- 应用设计 (3)
- 电子书籍 (3)
- 数值算法/人工智能 (3)
- 其他文档 (3)
- 技术教程 (3)
- 开发工具 (3)
- 传感与控制 (3)
- 教程资料 (3)
- 能源行业(电力石油煤炭) (3)
- 电路图 (2)
- 论文 (2)
- 笔记 (2)
- 经验 (2)
- 软件工程 (2)
- 资料/手册 (2)
- Matlab (2)
- 通信网络 (2)
- 可编程逻辑 (2)
- 压缩解压 (2)
- 数学计算 (2)
- 通讯编程文档 (2)
- 执行器件 (1)
- 国标 (1)
- C/C++语言编程 (1)
- 电路图 (1)
- Linux/uClinux/Unix编程 (1)
- 设计相关 (1)
- 电子元器件应用 (1)
- 操作系统开发 (1)
- PCB图/BOM单/原理图 (1)
- 教材/考试/认证 (1)
- 行业应用 (1)
- ARM (1)
- 教程资料 (1)
- 驱动编程 (1)
- 串口编程 (1)
- 游戏 (1)
- *行业应用 (1)
- 人工智能/神经网络 (1)
- 嵌入式Linux (1)
- 交通/航空行业 (1)
- 中间件编程 (1)
- VC书籍 (1)
- 邮电通讯系统 (1)
- 电子政务应用 (1)
- 并行计算 (1)
- Ajax (1)
教程资料 控制三相步进电机及光电编码器的采集
控制三相步进电机及光电编码器的采集,当电机停止时,保证三相里面只有一相相通,防止停止时电流过大.
电源技术 基于滑模控制的三相双降压式并网逆变器
对三相双降压式并网逆变器这一新型拓扑的滑模控制进行了研究,使系统获得良好的鲁棒性。首先,对三相双降压式并网逆变器进行了等效分析。然后,根据等效分析电路重点对其滑模控制进行了设计,并在控制律中采用了平滑函数来取代符号函数以削弱抖振。仿真结果表明,采用滑模控制后的三相双降压式并网逆变器具有很好的动态和稳 ...
电源技术 三相桥式全控整流电路的工作原理
三相桥式全控整流电路的工作原理
电源技术 基于单周控制的三相桥式双频逆变器仿真
研究了基于双频的三相桥式逆变器拓扑结构,该拓扑由两个传统的三相桥式逆变器级联而成,其中一个工作在低频状态,另一个工作于高频状态,两单元功能相对分离。对高频单元采用单周控制,对低频单元采用电流滞环控制,利用Matlab/Simulink建立了仿真模型。仿真结果表明,该拓扑对降低开关损耗、电流总谐波畸变率、提高系统响 ...
电源技术 判别三相变压器联结组别的简易方法
摘要要判别三相变压器联结组别, 只需记住个标准的联结组
关键词三相变压器联结组判别
根据变压器、次绕组线电动势的相位关系,把变压器的绕组分成不同的组合, 称为绕组的联结组。为了区分不同的联结组, 采用时钟表示法, 即把时钟的长针表示为高压侧的线电动势, 把时钟的短针表示为低压侧的线电动势。 ...
单片机编程 基于CPLD的三相多波形函数发生器资料
基于CPLD的三相多波形函数发生器资料
教程资料 基于FPGA的数字三相锁相环的优化设计
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
可编程逻辑 基于FPGA的数字三相锁相环的优化设计
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
汇编语言 DESCRIPTION : 0.2S级三相电子式电能表
DESCRIPTION : 0.2S级三相电子式电能表