搜索结果
找到约 26,245 项符合
三分频电路 的查询结果
驱动编程 BCSCTL1 = 0X00 //将寄存器的内容清零 XT2震荡器开启 LFTX1工作在低ACLK的分频因子为1
BCSCTL1 = 0X00 //将寄存器的内容清零
XT2震荡器开启
LFTX1工作在低ACLK的分频因子为1
VHDL/FPGA/Verilog 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单 ...
嵌入式/单片机编程 本源码已通过调试,里面有简单的分频做法和点亮18个LED灯
本源码已通过调试,里面有简单的分频做法和点亮18个LED灯
VHDL/FPGA/Verilog vhdl3分频功能看名字就知道了
vhdl3分频功能看名字就知道了,还用多说什么吗,大家都是聪明人
VHDL/FPGA/Verilog 电子琴VHDL程序包含有:顶层程序、音阶发生器程序、数控分频模块程序和自动演奏模块程序
电子琴VHDL程序包含有:顶层程序、音阶发生器程序、数控分频模块程序和自动演奏模块程序
VHDL/FPGA/Verilog 一个可实现多倍(次)分频器VHDL源代码设计
一个可实现多倍(次)分频器VHDL源代码设计
VHDL/FPGA/Verilog 一个基于CPLD/FPGA的半整数分频器的设计的文档资料
一个基于CPLD/FPGA的半整数分频器的设计的文档资料
书籍源码 分频计时4.615ms产生中断信息用于GSM中的信息验证
分频计时4.615ms产生中断信息用于GSM中的信息验证,大家可以拿来参考一下
嵌入式/单片机编程 5分频cpld原理图实现
5分频cpld原理图实现,实现正交编码5分频
单片机开发 MB1504锁相环芯片的51单片机驱动程序,可以根据需要修改合适的分频值来完成频率合成配置.
MB1504锁相环芯片的51单片机驱动程序,可以根据需要修改合适的分频值来完成频率合成配置.