找到约 2,189 条结果
www.eeworm.com

基于QPSK调制的扩频系统的FPGA实现

本文设计的扩频通信系统主要包括串并/并串转换、差分编/解码、DDS、扩频/解扩、QPSK调制/解调等模块,基于Altera公司的Quartus Ⅱ 4.1开发平台对以上各模块进行了设计和时序仿真.仿真结果证明
2013-06-19 04:00:01 下载 126 查看 1,145
www.eeworm.com

一种在FPGA上实现的FIR滤波器的资源优化算法

本文设计的16阶FIR滤波器用VerilogHDL进行描述,并综合到Altera公司的CycloneⅡ系列FPGA中。
2014-12-28 10:34:01 下载 155 查看 1,113
www.eeworm.com

一种在FPGA上实现的FIR滤波器的资源优化算法

本文设计的16阶FIR滤波器用VerilogHDL进行描述,并综合到Altera公司的CycloneⅡ系列FPGA中。
2014-01-02 01:42:09 下载 178 查看 1,079
www.eeworm.com

设计并调试好一个VGA彩条信号发生器

设计并调试好一个VGA彩条信号发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3
2016-12-27 10:04:01 下载 123 查看 1,062
www.eeworm.com

NIOS II 软件开发手册

 从开始接触Altera(现在应该叫intel PSG了)的NIOS II处理器,到现在,已经有6个年头了。

2022-02-04 00:30:02 下载 8 查看 2,397
www.eeworm.com

基于FPGA扩频码捕获算法的研究和实现

最后在EP1S808956C6芯片上,应用ALTERA公司的FPGA开发工具QUARTUS 6.1,采用了国际标准的硬件描述语言—VHDL语言和框图设计,对此算法给予硬件实现。
2023-06-09 16:40:18 下载 1 查看 9,317
www.eeworm.com

基于QPSK调制的扩频系统的FPGA实现

本文设计的扩频通信系统主要包括串并/并串转换、差分编/解码、DDS、扩频/解扩、QPSK调制/解调等模块,基于Altera公司的Quartus Ⅱ 4.1开发平台对以上各模块进行了设计和时序仿真.仿真结果证明
2023-06-10 00:50:06 下载 3 查看 7,082
www.eeworm.com

基于FPGA的智能实时跟踪系统设计与实现.rar

设计所用的是Verilog硬件描述语言,整个调试过程是在Altera公司的QUARTUSII平台下完成的。 最后,本文对系统的运行结果进行了分析和评价。
2023-09-26 14:30:01 下载 5 查看 6,613
www.eeworm.com

基于FPGA扩频码捕获算法的研究和实现.rar

最后在EP1S808956C6芯片上,应用ALTERA公司的FPGA开发工具QUARTUS 6.1,采用了国际标准的硬件描述语言—VHDL语言和框图设计,对此算法给予硬件实现。
2023-10-01 18:50:01 下载 5 查看 8,906
www.eeworm.com

基于FPGA的QDPSK调制解调技术的研究及实现.rar

MATLAB环境下对系统里的每个子模块完成了功能仿真,并取得满意的仿真结果;其次,在QDPSK调制解调系统功能仿真正确的基础上,对每个模块的功能编写C++算法,并且验证了算法的正确性和可实现性;最后,在altera
2023-10-03 10:10:01 下载 3 查看 5,737
www.eeworm.com

基于QPSK调制的扩频系统的FPGA实现.rar

本文设计的扩频通信系统主要包括串并/并串转换、差分编/解码、DDS、扩频/解扩、QPSK调制/解调等模块,基于Altera公司的Quartus Ⅱ 4.1开发平台对以上各模块进行了设计和时序仿真.仿真结果证明
2023-10-03 20:10:01 下载 9 查看 6,314
www.eeworm.com

基于FPGA实现DVBS信道编码及调制.rar

在数字信号处理方面的优势,本文重点对其中的几个关键模块,包括RS编码、卷积交织器和卷积穿孔编码等的实现算法进行了比较详细的分析,并通过HDL描述和时序仿真来验证算法正确性;对FPGA各模块的资源进行了估计、利用Altera
2023-10-09 05:10:01 下载 3 查看 4,290
www.eeworm.com

FPGA在雷达信号处理中的设计与应用

论文设计的最后部分是利用Altera公司Cyclone系列FPGA芯片EP1C6F256C6和EPCS4配置芯片设计设计SD转换器,在QuartusⅡ4.0下采用VHDL语言和逻辑电路图结合的设计方法,
2024-01-06 20:30:01 下载 3 查看 4,052
www.eeworm.com

基于FPGA实现DVBS信道编码及调制

在数字信号处理方面的优势,本文重点对其中的几个关键模块,包括RS编码、卷积交织器和卷积穿孔编码等的实现算法进行了比较详细的分析,并通过HDL描述和时序仿真来验证算法正确性;对FPGA各模块的资源进行了估计、利用Altera
2024-03-11 10:50:01 下载 3 查看 4,191
www.eeworm.com

基于FPGA的QDPSK调制解调技术

MATLAB环境下对系统里的每个子模块完成了功能仿真,并取得满意的仿真结果;其次,在QDPSK调制解调系统功能仿真正确的基础上,对每个模块的功能编写C++算法,并且验证了算法的正确性和可实现性;最后,在altera
2024-03-17 11:50:02 下载 6 查看 3,648
www.eeworm.com

基于FPGA的模糊PID控制算法的研究及实现.rar

在综合分析算法特性的基础上,选择Altera公司生产的CycloneⅡ系列中的EP2C35F672C6作为目标芯片,利用分层模块化设计思想,在Altera公司提供的QuartusⅡ开发环境中,利用原理图设计输入和
2013-07-21 08:50:01 下载 92 查看 1,159
www.eeworm.com

基于FPGA的MIPS_CPU的设计.rar

@@ 最终将设计的MIPS-CPU下载到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II软件进行了编译与验证,对设计的MIPS-CPU的资源使用,关键路径上的时序
2013-07-31 22:40:01 下载 108 查看 1,093
www.eeworm.com

采用基于FPGA 的方法缩短高级医疗内窥镜系统的开发时间

本文介绍Altera高级医疗内窥镜系统解决方案,它使用了1080p视频设计工作台、DSP 构建模块、参考设计,以及 Stratix® V、Cyclone® V 和 Arria®
2014-12-28 10:57:01 下载 122 查看 1,154
www.eeworm.com

采用基于FPGA 的方法缩短高级医疗内窥镜系统的开发时间

本文介绍Altera高级医疗内窥镜系统解决方案,它使用了1080p视频设计工作台、DSP 构建模块、参考设计,以及 Stratix® V、Cyclone® V 和 Arria®
2013-12-19 20:38:15 下载 52 查看 1,076
www.eeworm.com

基于FPGA的MIPS_CPU的设计.rar

@@ 最终将设计的MIPS-CPU下载到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II软件进行了编译与验证,对设计的MIPS-CPU的资源使用,关键路径上的时序
2023-09-26 15:00:01 下载 7 查看 7,294
‹ 上一页 1 ... 79 80 81 82 83 84 85 86 87 88 89 ... 110 下一页 ›