找到约 2,189 条结果
www.eeworm.com
用FPGA实现的VGA接口程序,采用的语言是VHDL硬件描述语言,大家可以参照下看看采用的器件是Altera EP2c35
2016-10-10 10:09:02
下载 69
查看 1,130
www.eeworm.com
Altera 公司的 FPGA的器件的数据手册。如EP1C3T100、EP1C3T144等。这是第一卷。
2015-10-08 17:40:20
下载 1
查看 128
www.eeworm.com
Nios II 处理器中文小册子(altera) NIOS开发板APEX20K版数据手册 niosii资料-软件开发文档 北航NIOS教程
2023-12-10 05:50:01
下载 8
查看 5,769
www.eeworm.com
在altera epm570 fpga上进行串口通信,用1用其所长9用其所长2用其所长0用其所长0用其所长
2024-09-03 18:40:02
下载 10
查看 6,218
www.eeworm.com
可用来破解分析西门子200 PLC与模块的通讯协议,基于ALTERA CPLD EPM240的设计.\r\n\r\n需要配合分析板配套使用。
2013-08-09 20:30:01
下载 40
查看 1,104
www.eeworm.com
采用Verilog HDL设计,在Altera EP1S10S780C6开发板上实现
选取6MHz为基准频率,演奏的是梁祝乐曲
2015-04-11 20:55:02
下载 89
查看 1,080
www.eeworm.com
使用IR Sensor,P9000 电机,Altera 微处理器,L293D 控制芯片。 所有功能都有相应标注
2016-04-14 00:45:01
下载 172
查看 1,135
www.eeworm.com
基于Altera公司的Nios II软核开发的信号发生器,基于Avalon总线,可产生方波,三角波,正弦波,锯齿波,且频率可调
2025-05-28 15:40:02
下载 5
查看 6,435
www.eeworm.com
您上次因技术速度不够快而等得不耐烦是什么时候?USB 3.0 SuperSpeed已经推出,有望大幅提升多媒体文件的传输速度。
2013-12-12 08:55:01
下载 66
查看 1,085
www.eeworm.com
游戏随机给出一个0至99(包括0和99)之间的数字,然后让你猜是什么数字。你可以随便猜一个数字,游戏会提示太大还是太小,从而缩小结果范围。经过几次猜测与提示后,最终推出答案。
2014-01-25 17:21:18
下载 56
查看 1,968
www.eeworm.com
当然您可看看这代码究竟是什么样的一个算法过程。
2017-07-08 00:05:01
下载 145
查看 1,076
www.eeworm.com
最大的长处和弱点分别是什么?这些长处和弱点对你在企业的业绩会有什么样的影响?
分析:这个问题
2023-12-07 09:20:02
下载 8
查看 472
www.eeworm.com
GR&R評價的內容是什么
測量品質的兩個指標
GR&R之操作流程
GR&R計算方法介紹
GR&R結果評價
計數GR&R
2023-12-07 20:30:01
下载 10
查看 179
www.eeworm.com
This application note describes how to implement the Bus LVDS (BLVDS) interface in the supported Altera
2013-11-10 10:40:01
下载 95
查看 1,109
www.eeworm.com
This application note describes how to implement the Bus LVDS (BLVDS) interface in the supported Altera
2013-10-26 15:08:01
下载 108
查看 1,070
www.eeworm.com
DE0开发本是友晶公司开发的Altera公司的FPGA Cyclone3系列FPGA开发板,对电路设计的学习提供了很大的益处
2023-04-19 22:30:02
下载 5
查看 9,575
www.eeworm.com
·摘要: 本文利用Altera公司开发的RS、NCO和FIR IP core以及Simulink、DSP_Builder中的模块快速搭建了一个RS(204,188)+DQPSK的低中频调制解调系统
2024-05-31 05:00:02
下载 2
查看 1,718
www.eeworm.com
· 摘要: 提出了一种新的符号同步电路结构,采用立方插值和O&M定时误差检测相结合的算法实现符号定时同步,并通过Altera DSP Builder完成该电路的设计、仿真和分析
2024-07-17 00:30:01
下载 6
查看 5,269
www.eeworm.com
"Quartus II设计软件是Altera提供的完整的多平台设计环境,能够直接满足特定设计需要, 为可编程芯片系统(SOPC)提供全面的设计环境。"
2013-06-07 04:10:02
下载 195
查看 1,116
www.eeworm.com
本原代码中利用VHDL语言编写了RAM、FIFO、ROM等常用的存储和缓冲部件,完全的代码在ALTERA的FPGA上已经通过仿真测试,保证可用.
2013-12-07 21:41:21
下载 43
查看 1,059