找到约 7,419 条结果
www.eeworm.com

STM32F429 开发指南(寄存器版)

随后,在2012年底,ST又推出了更高性能的STM32F429/39系列,相较于STM32F407,STM32F429/39系列主要增加了:SDRAM控制器、TFTLCD控制器和加快图形处理性能的ST
2022-07-03 08:30:02 下载 7 查看 6,429
www.eeworm.com

从零开始走进FPGA世界.

p>

一、高速并行数据传输,FPGA可以轻松地实现以太网协议、PCI-e接口和LVDS接口等传输手段;二,高速存储器读取,目前已有FPGA集成存储器硬核,可以通过调用IP的方式来映射FPGA外部的SDRAM

2022-08-18 06:50:02 下载 3 查看 2,330
www.eeworm.com

基于FPGA的嵌入式导航雷达显示系统.rar

然后根据雷达的基本原理和船用导航雷达的特点,设计了基于FPGA、ARM、DSP的船用导航雷达系统,并采用了DDR SDRAM存储器。
2023-10-03 01:30:01 下载 7 查看 8,471
www.eeworm.com

基于FPGA的嵌入式导航雷达显示系统

然后根据雷达的基本原理和船用导航雷达的特点,设计了基于FPGA、ARM、DSP的船用导航雷达系统,并采用了DDR SDRAM存储器。
2024-03-21 12:40:01 下载 4 查看 3,080
www.eeworm.com

无线信道仿真器设计图纸一份

无线信道仿真器模拟了上行数据传输环境,上行数据由后台产生后储存在单板上的SDRAM中......
2025-01-28 07:40:01 下载 6 查看 5,826
www.eeworm.com

LPC1788 PDF

32位外部存储控制器支持SDRAM、SRAM,NOR和NandFLASH器件,提供四种芯片选择LQFP208 LQFP144 TFBGA208 TFBGA180 。
2025-02-01 07:50:01 下载 9 查看 9,955
www.eeworm.com

基于FPGA的3DES算法IPCORE设计

器件设计了IP核,介绍了I P核设计中主要模块的设计方法.最后对该IP核进行了分析,给出它的性能参数.该课题系统地论述了基3-DES算法的密码IP核设计全过程.文章首先阐述了该设计的课题背景,给出了使用VHDL
2013-04-24 16:38:33 下载 177 查看 1,093
www.eeworm.com

基于FPGA技术的星载高速复接器设计

需要处理的空间科学数据量激增,要求建立一个高速的空间数据连接网络.高速复接器作为空间飞行器星上网络的关键设备,其性能对整个空间数据网络的性能起着重要影响.该文阐述了利用先入先出存储器FIFO进行异步速率调整,应用VHDL
2013-07-17 02:50:01 下载 170 查看 1,075
www.eeworm.com

基于FPGA的3DES算法IPCORE设计

器件设计了IP核,介绍了I P核设计中主要模块的设计方法.最后对该IP核进行了分析,给出它的性能参数.该课题系统地论述了基3-DES算法的密码IP核设计全过程.文章首先阐述了该设计的课题背景,给出了使用VHDL
2024-01-13 02:00:01 下载 1 查看 2,587
www.eeworm.com

基于FPGA技术的星载高速复接器设计

需要处理的空间科学数据量激增,要求建立一个高速的空间数据连接网络.高速复接器作为空间飞行器星上网络的关键设备,其性能对整个空间数据网络的性能起着重要影响.该文阐述了利用先入先出存储器FIFO进行异步速率调整,应用VHDL
2024-01-19 10:40:01 下载 6 查看 3,131
www.eeworm.com

CPLD设计实现智能机器小车主要完成寻迹功能等

CPLD芯片的设计主要在MAX+plusⅡ10.0环境下利用VHDL语言编程实现。驱动步进电机电路主要利用ULN2803作为驱动芯片。
2013-08-30 13:30:17 下载 68 查看 1,086
www.eeworm.com

基于FPGA的RS码译码器的设计

采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。
2013-10-17 19:32:01 下载 153 查看 1,113
www.eeworm.com

基于FPGA的新型高性能永磁同步电机驱动系统设计

它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。
2013-10-13 05:28:01 下载 132 查看 1,108
www.eeworm.com

基于FPGA的RS码译码器的设计

采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。
2013-12-13 05:20:01 下载 58 查看 1,067
www.eeworm.com

基于FPGA的新型高性能永磁同步电机驱动系统设计

它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。
2015-01-02 00:48:01 下载 47 查看 1,104
www.eeworm.com

智能机器小车主要完成寻迹功能

CPLD芯片的设计主要在MAX+plusⅡ10.0环境下利用VHDL语言编程实现。驱动步进电机电路主要利用ULN2803作为驱动芯片。
2015-09-07 10:09:01 下载 140 查看 1,062
www.eeworm.com

l、设计用于竞赛的四人抢答器

3、用VHDL语言设计符合上述功能要求的四人抢答器,并用层次设计方法设计该电路
2014-11-17 21:17:01 下载 153 查看 1,167
www.eeworm.com

UART是一种广泛应用于短距离、低速、低成本通信的串行传输接口.由于常用UART芯片比较复杂且移植性差,提出一种采用可编程器件FPGA实现UART的方法, 实现了对UART的模块化设计.首先简要介绍U

提出一种采用可编程器件FPGA实现UART的方法, 实现了对UART的模块化设计.首先简要介绍UART的基本特点,然后依据其系统组成设计顶层模块,再采用有限状态机设计接收器模块和发送器模块,所有功能的实现全部采用VHDL
2013-12-01 11:44:03 下载 28 查看 1,091
www.eeworm.com

3.缺少文件 4.所选类别和开发环境不对 5.乱写说明或说明不够认真 6.压缩文件有密码 7.源码重复或已经存在 请不要上传有版权争议的内容和木马病毒代码 开发环境: 请选择 V

JavaScript ASP CSharp CHM FlashMX matlab PowerBuilder PPT LabView Flex MathCAD VBA PalmOS IDL LISP VHDL
2017-08-18 20:58:02 下载 130 查看 1,113
www.eeworm.com

基于FPGA的LDPC编码设计

在QuartusⅡ7.2软件平台上采用基于FPGA的VHDL语言实现了有效的编码过程。结果表明:此方案在保证高效可靠传输的同时降低了实现的复杂度。
2024-09-12 16:00:02 下载 1 查看 2,900
‹ 上一页 1 ... 323 324 325 326 327 328 329 330 331 332 333 ... 371 下一页 ›