找到约 3,798 条结果
www.eeworm.com
第5~7章在第1~4章的基础上,以Keil+Protel作为开发工具,详细介绍了10个综合应用系统的设计过程。这30个案例均含有完整详细的硬件原理图和软件代码。
2022-11-16 20:20:02
下载 2
查看 995
www.eeworm.com
PROTEL相关疑问
1.原理图常见错误:
(1)ERC报告管脚没有接入信号:
a.
2024-12-06 17:20:01
下载 9
查看 2,573
www.eeworm.com
熟悉电路设计、PCB布板、电路调试,能熟练使用
PROTEL等电路设计软件;
2. 熟练应用常用电子元器件,熟练检索各种元器件材料;
3.
2022-09-09 12:30:02
下载 8
查看 1,084
www.eeworm.com
Protel信号完整性分析是比较高级的应用,很少有介绍.
17. 这是在网络上搜索的Protel常用库,整理后的汇总.
18. 嵌入式系统编程介绍,基于C++,GOOD!.
2015-04-24 09:50:58
下载 21
查看 8,486
www.eeworm.com
21.无绳电话机上常见的英文是什么?
2013-11-05 21:12:01
下载 196
查看 1,122
www.eeworm.com
它们的优缺点是什么?
如何解释它们的输出?本书将使你能够选择并正确应⽤最适合你的机器学习项⽬的解释⽅法。
2021-02-08 21:29:33
下载 5
查看 113
www.eeworm.com
最权威的是网上流传的04版Synopsys公司的培训教程,此外就是各个论坛上零星的技术贴,这给使用者尤其是初学者带来许多困惑和不便,经常在论坛或讨论群中有使用者在问,这个参数适什么含义,如何设置,仿真出现这样的错误信息是什么问题造成的
2022-03-29 13:30:02
下载 16
查看 8,351
www.eeworm.com
随着社会的发展,电子技术已经不是什么神秘的东西了,人们天天都在和它打交道。在今天的时代,它正飞速地向前发展,面貌日新月异。它产生的种种效果强烈地吸引着青少年和其他初学的电子爱好者。
2022-06-23 20:00:02
下载 8
查看 10,045
www.eeworm.com
因为通常的C++教材都只会介绍C++的语法什么
的,很少会告诉我们如何去编译、运行,告诉我们什么是控制台程序,什么事Win
程序,什么是GUI程序,C++能干什么,VC和C++的区别是什么。
2022-09-06 13:50:02
下载 6
查看 509
www.eeworm.com
本文使用硬件描述语言Verilog,以RedLogic的RVDK开发板作为硬件平台,在开发工具OUARTUS2 6.0和MODELSIM SE 6.1B环境中完成软核的设计与仿真验证。
2013-04-24 16:38:36
下载 168
查看 1,166
www.eeworm.com
整体设计及其各个模块都在ALTERA公司的EDA 工具Quartus Ⅱ和Modelsim SE平台上进行了逻辑综合及功能时序仿真,综合与仿真的结果表明,基于FPGA的模糊控制器芯片消耗较少的硬件资源,
2013-04-24 16:38:38
下载 200
查看 1,116
www.eeworm.com
yangye网友推荐http://www.sics.se/~adam/lwip/网站学习TCPIP,该网站开放源代码的lwip是专为8bit和16bitMCU设计的TCPIP协议栈,已在多种CPU上移植成功
2014-11-01 16:15:02
下载 89
查看 1,088
www.eeworm.com
如何合理地平衡热源,使电源性能达到最佳;第五章介绍了SMT元件的工艺要求,设计合理的PCB板最终是要安装电子元器件的,SMT元器件的安装是否满足电气性能的要求与电源的整体性能关系密切;第六章介绍Prote199SE
2022-08-23 04:10:02
下载 2
查看 9,880
www.eeworm.com
本文中的主控制器采用Verilog HDL作为硬件描述语言,系统在Quartus Ⅱ 6.0,Modelsim SE 6.0软件平台下开发,采用FPGA可编程芯片,让整个系统拥有了较大的灵活性,不仅提高了数字接口的转换速度
2023-10-02 02:40:01
下载 1
查看 6,174
www.eeworm.com
其中,针对Gardner符号定时同步环路,采用ModelSim SE6.2a,Debussy5.3v9进行后仿真,分析仿真结果,并得出结论。
2023-10-03 08:30:01
下载 1
查看 8,397
www.eeworm.com
本文使用硬件描述语言Verilog,以RedLogic的RVDK开发板作为硬件平台,在开发工具OUARTUS2 6.0和MODELSIM SE 6.1B环境中完成软核的设计与仿真验证。
2023-10-05 03:40:01
下载 8
查看 7,902
www.eeworm.com
本文使用硬件描述语言Verilog,以RedLogic的RVDK开发板作为硬件平台,在开发工具OUARTUS2 6.0和MODELSIM SE 6.1B环境中完成软核的设计与仿真验证。
2024-03-10 13:30:01
下载 8
查看 266
www.eeworm.com
其中,针对Gardner符号定时同步环路,采用ModelSim SE6.2a,Debussy5.3v9进行后仿真,分析仿真结果,并得出结论。
2024-03-30 19:00:01
下载 1
查看 1,730
www.eeworm.com
本文中的主控制器采用Verilog HDL作为硬件描述语言,系统在Quartus Ⅱ 6.0,Modelsim SE 6.0软件平台下开发,采用FPGA可编程芯片,让整个系统拥有了较大的灵活性,不仅提高了数字接口的转换速度
2024-04-02 23:20:01
下载 10
查看 119
www.eeworm.com
整体设计及其各个模块都在ALTERA公司的EDA 工具Quartus Ⅱ和Modelsim SE平台上进行了逻辑综合及功能时序仿真,综合与仿真的结果表明,基于FPGA的模糊控制器芯片消耗较少的硬件资源,
2024-04-08 19:40:01
下载 9
查看 8,395