找到约 2,167 条结果
www.eeworm.com
整个译码器模块的设计采用Verilog语言描述,并在VirtexⅡPro系列FPGA芯片上实现。
2023-11-01 07:00:01
下载 5
查看 6,718
www.eeworm.com
整个译码器模块的设计采用Verilog语言描述,并在VirtexⅡPro系列FPGA芯片上实现。
2024-01-06 19:40:01
下载 4
查看 3,338
www.eeworm.com
本文研究的系统分别在Matlab、ISE、Modelsim、Visual DSP++、ChipScope Pro等软件中进行了仿真和验证,并已交付使用。
2024-03-10 23:50:01
下载 8
查看 9,175
www.eeworm.com
采用Synplifty Pro、ModelSim和TimingDesigner等各种EDA软件工具对系统中各个层次的模块进行时序设计、代码编写、仿真验证等。
2024-04-25 20:50:01
下载 4
查看 6,318
www.eeworm.com
style="font-size: 9pt"> 3变压器在电力系统中的主要作用是什么
2013-11-07 17:44:01
下载 114
查看 1,090
www.eeworm.com
经典IC设计电子书培训教程-数字IC系统设计1102页
1.1 IC系统组成概述
IC系统是什么?
2022-02-20 21:30:01
下载 10
查看 10,113
www.eeworm.com
如果产品单一,也许感觉不到不使用分离思想来设计驱动的危害,但是我们想一下,这个世上被人们称道的多是什么?精品,艺术品!精品如何打造?注重细节,不只考虑单一需求!
2023-08-30 01:30:01
下载 1
查看 8,584
www.eeworm.com
使用这个类,你能够发现其他的蓝牙设备,查询已配对设备的列表,使用已知的MAC地址来实例化一个BluetoothDevice对象,并且创建一个BluetoothServerSocket对象来监听与其他设备的通信
2022-09-09 15:30:01
下载 3
查看 903
www.eeworm.com
由顶向下分别对LTE协议的PDCP(Packet Data Convergence Protocol分组数据汇聚协议)子层、RLC(Radio Link Control,无线链路控制)
子层和MAC
2023-09-13 12:40:01
下载 4
查看 1,154
www.eeworm.com
本文采用了模块化、层次化的体系结构设计方法,结合模块间的通讯要求以及现场总线的特点,采用PHY+FPGA+CPU的硬件平台,由现场总线PHY 层和MAC层两个基本层次组成,并从数控系统实时性、同步性、高可靠性要求以及可扩展性
2023-10-01 01:50:02
下载 3
查看 9,051
www.eeworm.com
文章首先从资源和速度方面讨论DSP基本算法中的加法器、乘法器、乘累加器,并且讨论了如何运用分布式算法来提高DSP算法中的核心MAC速度。
2023-10-01 02:10:01
下载 10
查看 2,933
www.eeworm.com
如图1所示,我们采用上述分割方法,而且信号线跨越了两个地之间的间隙,信号电流的返回路径是什么呢?
2013-10-23 18:28:01
下载 165
查看 1,095
www.eeworm.com
如图1所示,我们采用上述分割方法,而且信号线跨越了两个地之间的间隙,信号电流的返回路径是什么呢?
2013-10-19 12:56:01
下载 70
查看 1,068
www.eeworm.com
C语言中,修饰符volatile含义是什么?其应用场合有哪些?
2022-08-29 03:30:02
下载 1
查看 9,045
www.eeworm.com
实现的过程中,采用了Xilinx公司的ISE(Integrated System Environment,集成开发环境)开发流程,使用的设计工具包括:ISE,ModelSim,Synplify Pro,
2013-06-28 18:50:02
下载 130
查看 1,150
www.eeworm.com
包括 Quartus II、Synplify Pro 软件的基本应用,ROM、RAM 模块的生成,8051Core 的封装及应用测试。
2013-10-16 22:52:01
下载 178
查看 1,090
www.eeworm.com
包括 Quartus II、Synplify Pro 软件的基本应用,ROM、RAM 模块的生成,8051Core 的封装及应用测试。
2013-10-26 10:20:01
下载 173
查看 1,075
www.eeworm.com
在此基础上,本文提出了容SEU错的高可靠R80515体系结构;结合Virtex—Ⅱ Pro器件的特性,优化了EDAC编解码器的实现,节约了硬件资源;分析了不同的TMR粒度对于电路可靠性的影响,指出细粒度的
2023-06-12 20:30:39
下载 3
查看 4,762
www.eeworm.com
为了对这种新的MPSoC架构进行实际的性能测试和分析,本文在Xilinx公司的Virtex-II Pro开发平台上建立了MPSoC验证系统,并从MIBENCH基准测试集中选取Dijkstra算法和SUSAN
2023-09-26 17:30:01
下载 3
查看 882
www.eeworm.com
在Xilinx ISE中分别实现旁路FIFO和Aurora模块的功能及时序仿真;最后在EDK中实现整体设计,下载到开发板上,并利用ChipScope Pro在线逻辑分析仪对设计进行验证,比较仿真结果满足预先的期望
2023-09-30 07:40:01
下载 7
查看 9,151