⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 step_a.map.rpt

📁 基于FPGA的直流电机的PWM控制和步进电机的细分驱动控制。使用VHDL语言编写
💻 RPT
📖 第 1 页 / 共 5 页
字号:
;    |busmux:41|                                                                                    ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |step_a|busmux:41                                                                                                                                                                                                                                                                                 ;
;       |lpm_mux:$00000|                                                                            ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |step_a|busmux:41|lpm_mux:$00000                                                                                                                                                                                                                                                                  ;
;          |mux_6fc:auto_generated|                                                                 ; 4 (4)       ; 0            ; 0           ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |step_a|busmux:41|lpm_mux:$00000|mux_6fc:auto_generated                                                                                                                                                                                                                                           ;
;    |cmp3:131|                                                                                     ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:131                                                                                                                                                                                                                                                                                  ;
;       |lpm_compare:1|                                                                             ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:131|lpm_compare:1                                                                                                                                                                                                                                                                    ;
;          |comptree:comparator|                                                                    ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:131|lpm_compare:1|comptree:comparator                                                                                                                                                                                                                                                ;
;             |cmpchain:cmp_end|                                                                    ; 4 (4)       ; 0            ; 0           ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; 4 (4)           ; |step_a|cmp3:131|lpm_compare:1|comptree:comparator|cmpchain:cmp_end                                                                                                                                                                                                                               ;
;    |cmp3:93|                                                                                      ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:93                                                                                                                                                                                                                                                                                   ;
;       |lpm_compare:1|                                                                             ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:93|lpm_compare:1                                                                                                                                                                                                                                                                     ;
;          |comptree:comparator|                                                                    ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:93|lpm_compare:1|comptree:comparator                                                                                                                                                                                                                                                 ;
;             |cmpchain:cmp_end|                                                                    ; 4 (4)       ; 0            ; 0           ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; 4 (4)           ; |step_a|cmp3:93|lpm_compare:1|comptree:comparator|cmpchain:cmp_end                                                                                                                                                                                                                                ;
;    |cmp3:94|                                                                                      ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:94                                                                                                                                                                                                                                                                                   ;
;       |lpm_compare:1|                                                                             ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:94|lpm_compare:1                                                                                                                                                                                                                                                                     ;
;          |comptree:comparator|                                                                    ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:94|lpm_compare:1|comptree:comparator                                                                                                                                                                                                                                                 ;
;             |cmpchain:cmp_end|                                                                    ; 4 (4)       ; 0            ; 0           ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; 4 (4)           ; |step_a|cmp3:94|lpm_compare:1|comptree:comparator|cmpchain:cmp_end                                                                                                                                                                                                                                ;
;    |cmp3:95|                                                                                      ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:95                                                                                                                                                                                                                                                                                   ;
;       |lpm_compare:1|                                                                             ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:95|lpm_compare:1                                                                                                                                                                                                                                                                     ;
;          |comptree:comparator|                                                                    ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:95|lpm_compare:1|comptree:comparator                                                                                                                                                                                                                                                 ;
;             |cmpchain:cmp_end|                                                                    ; 4 (4)       ; 0            ; 0           ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; 4 (4)           ; |step_a|cmp3:95|lpm_compare:1|comptree:comparator|cmpchain:cmp_end                                                                                                                                                                                                                                ;
;    |cmp3:96|                                                                                      ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:96                                                                                                                                                                                                                                                                                   ;
;       |lpm_compare:1|                                                                             ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:96|lpm_compare:1                                                                                                                                                                                                                                                                     ;
;          |comptree:comparator|                                                                    ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 4 (0)           ; |step_a|cmp3:96|lpm_compare:1|comptree:comparator                                                                                                                                                                                                                                                 ;
;             |cmpchain:cmp_end|                                                                    ; 4 (4)       ; 0            ; 0           ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; 4 (4)           ; |step_a|cmp3:96|lpm_compare:1|comptree:comparator|cmpchain:cmp_end                                                                                                                                                                                                                                ;
;    |rom3:inst|                                                                                    ; 66 (0)      ; 41           ; 512         ; 0    ; 0            ; 25 (0)       ; 7 (0)             ; 34 (0)           ; 15 (0)          ; |step_a|rom3:inst                                                                                                                                                                                                                                                                                 ;
;       |altsyncram:altsyncram_component|                                                           ; 66 (0)      ; 41           ; 512         ; 0    ; 0            ; 25 (0)       ; 7 (0)             ; 34 (0)           ; 15 (0)          ; |step_a|rom3:inst|altsyncram:altsyncram_component                                                                                                                                                                                                                                                 ;
;          |altsyncram_0fs:auto_generated|                                                          ; 66 (0)      ; 41           ; 512         ; 0    ; 0            ; 25 (0)       ; 7 (0)             ; 34 (0)           ; 15 (0)          ; |step_a|rom3:inst|altsyncram:altsyncram_component|altsyncram_0fs:auto_generated                                                                                                                                                                                                                   ;
;             |altsyncram_s6a2:altsyncram1|                                                         ; 0 (0)       ; 0            ; 512         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |step_a|rom3:inst|altsyncram:altsyncram_component|altsyncram_0fs:auto_generated|altsyncram_s6a2:altsyncram1                                                                                                                                                                                       ;
;             |sld_mod_ram_rom:mgl_prim2|                                                           ; 66 (43)     ; 41           ; 0           ; 0    ; 0            ; 25 (11)      ; 7 (5)             ; 34 (27)          ; 15 (10)         ; |step_a|rom3:inst|altsyncram:altsyncram_component|altsyncram_0fs:auto_generated|sld_mod_ram_rom:mgl_prim2                                                                                                                                                                                         ;
;                |sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr|                               ; 23 (23)     ; 9            ; 0           ; 0    ; 0            ; 14 (14)      ; 2 (2)             ; 7 (7)            ; 5 (5)           ; |step_a|rom3:inst|altsyncram:altsyncram_component|altsyncram_0fs:auto_generated|sld_mod_ram_rom:mgl_prim2|sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr                                                                                                                                      ;
;    |sld_hub:sld_hub_inst|                                                                         ; 138 (41)    ; 83           ; 0           ; 0    ; 0            ; 55 (35)      ; 25 (0)            ; 58 (6)           ; 5 (0)           ; |step_a|sld_hub:sld_hub_inst                                                                                                                                                                                                                                                                      ;
;       |lpm_decode:instruction_decoder|                                                            ; 5 (0)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (0)            ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder                                                                                                                                                                                                                                       ;
;          |decode_9ie:auto_generated|                                                              ; 5 (5)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder|decode_9ie:auto_generated                                                                                                                                                                                                             ;
;       |lpm_shiftreg:jtag_ir_register|                                                             ; 10 (10)     ; 10           ; 0           ; 0    ; 0            ; 0 (0)        ; 10 (10)           ; 0 (0)            ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|lpm_shiftreg:jtag_ir_register                                                                                                                                                                                                                                        ;
;       |sld_dffex:BROADCAST|                                                                       ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 0 (0)            ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|sld_dffex:BROADCAST                                                                                                                                                                                                                                                  ;
;       |sld_dffex:IRF_ENA_0|                                                                       ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA_0                                                                                                                                                                                                                                                  ;
;       |sld_dffex:IRF_ENA|                                                                         ; 2 (2)       ; 2            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 2 (2)            ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA                                                                                                                                                                                                                                                    ;
;       |sld_dffex:IRSR|                                                                            ; 14 (14)     ; 9            ; 0           ; 0    ; 0            ; 5 (5)        ; 1 (1)             ; 8 (8)            ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|sld_dffex:IRSR                                                                                                                                                                                                                                                       ;
;       |sld_dffex:RESET|                                                                           ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 0 (0)            ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|sld_dffex:RESET                                                                                                                                                                                                                                                      ;
;       |sld_dffex:\GEN_IRF:1:IRF|                                                                  ; 6 (6)       ; 5            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:1:IRF                                                                                                                                                                                                                                             ;
;       |sld_dffex:\GEN_IRF:2:IRF|                                                                  ; 5 (5)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:2:IRF                                                                                                                                                                                                                                             ;
;       |sld_dffex:\GEN_SHADOW_IRF:1:S_IRF|                                                         ; 5 (5)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 5 (5)             ; 0 (0)            ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|sld_dffex:\GEN_SHADOW_IRF:1:S_IRF                                                                                                                                                                                                                                    ;
;       |sld_dffex:\GEN_SHADOW_IRF:2:S_IRF|                                                         ; 5 (5)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 5 (5)             ; 0 (0)            ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|sld_dffex:\GEN_SHADOW_IRF:2:S_IRF                                                                                                                                                                                                                                    ;
;       |sld_jtag_state_machine:jtag_state_machine|                                                 ; 21 (21)     ; 19           ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 19 (19)          ; 0 (0)           ; |step_a|sld_hub:sld_hub_inst|sld_jtag_state_machine:jtag_state_machine                                                                                                                                                                                                                            ;
;       |sld_rom_sr:HUB_INFO_REG|                                                                   ; 21 (21)     ; 9            ; 0           ; 0    ; 0            ; 12 (12)      ; 2 (2)             ; 7 (7)            ; 5 (5)           ; |step_a|sld_hub:sld_hub_inst|sld_rom_sr:HUB_INFO_REG                                                                                                                                                                                                                                              ;
;    |sld_signaltap:moto|                                                                           ; 237 (20)    ; 185          ; 16384       ; 0    ; 0            ; 52 (3)       ; 85 (17)           ; 100 (0)          ; 48 (0)          ; |step_a|sld_signaltap:moto                                                                                                                                                                                                                                                                        ;
;       |altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|                                           ; 0 (0)       ; 0            ; 16384       ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |step_a|sld_signaltap:moto|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram                                                                                                                                                                                                                        ;
;          |altsyncram_5f92:auto_generated|                                                         ; 0 (0)       ; 0            ; 16384       ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |step_a|sld_signaltap:moto|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|altsyncram_5f92:auto_generated                                                                                                                                                                                         ;
;       |sld_acquisition_buffer:sld_acquisition_buffer_inst|                                        ; 26 (3)      ; 23           ; 0           ; 0    ; 0            ; 3 (2)        ; 11 (0)            ; 12 (1)           ; 12 (0)          ; |step_a|sld_signaltap:moto|sld_acquisition_buffer:sld_acquisition_buffer_inst                                                                                                                                                                                                                     ;
;          |lpm_counter:\write_address_non_zero_gen:write_pointer_counter|                          ; 12 (0)      ; 11           ; 0           ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 11 (0)           ; 12 (0)          ; |step_a|sld_signaltap:moto|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_counter:\write_address_non_zero_gen:write_pointer_counter                                                                                                                                                       ;
;             |cntr_vt9:auto_generated|                                                             ; 12 (12)     ; 11           ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 11 (11)          ; 12 (12)         ; |step_a|sld_signaltap:moto|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_counter:\write_address_non_zero_gen:write_pointer_counter|cntr_vt9:auto_generated                                                                                                                               ;
;          |lpm_ff:\gen_non_zero_sample_depth:trigger_address_register|                             ; 11 (11)     ; 11           ; 0           ; 0    ; 0            ; 0 (0)        ; 11 (11)           ; 0 (0)            ; 0 (0)           ; |step_a|sld_signaltap:moto|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_ff:\gen_non_zero_sample_depth:trigger_address_register                                                                                                                                                          ;
;       |sld_ela_control:ela_control|                                                               ; 125 (7)     ; 92           ; 0           ; 0    ; 0            ; 33 (7)       ; 56 (0)            ; 36 (0)           ; 22 (0)          ; |step_a|sld_signaltap:moto|sld_ela_control:ela_control                                                                                                                                                                                                                                            ;
;          |lpm_shiftreg:trigger_config_deserialize|                                                ; 20 (20)     ; 20           ; 0           ; 0    ; 0            ; 0 (0)        ; 20 (20)           ; 0 (0)            ; 0 (0)           ; |step_a|sld_signaltap:moto|sld_ela_control:ela_control|lpm_shiftreg:trigger_config_deserialize                                                                                                                                                                                                    ;
;          |sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm| ; 48 (0)      ; 40           ; 0           ; 0    ; 0            ; 8 (0)        ; 32 (0)            ; 8 (0)            ; 0 (0)           ; |step_a|sld_signaltap:moto|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm                                                                                                                                                     ;
;             |lpm_shiftreg:trigger_condition_deserialize|                                          ; 24 (24)     ; 24           ; 0           ; 0    ; 0            ; 0 (0)        ; 24 (24)           ; 0 (0)            ; 0 (0)           ; |step_a|sld_signaltap:moto|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|lpm_shiftreg:trigger_condition_deserialize                                                                                                          ;
;             |sld_mbpmg:\trigger_modules_gen:0:trigger_match|                                      ; 24 (0)      ; 16           ; 0           ; 0    ; 0            ; 8 (0)        ; 8 (0)             ; 8 (0)            ; 0 (0)           ; |step_a|sld_signaltap:moto|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match                                                                                                      ;
;                |sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:0:sm1|                            ; 3 (3)       ; 2            ; 0           ; 0    ; 0            ; 1 (1)        ; 1 (1)             ; 1 (1)            ; 0 (0)           ; |step_a|sld_signaltap:moto|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match|sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:0:sm1                                                ;
;                |sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:1:sm1|                            ; 3 (3)       ; 2            ; 0           ; 0    ; 0            ; 1 (1)        ; 1 (1)             ; 1 (1)            ; 0 (0)           ; |step_a|sld_signaltap:moto|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match|sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:1:sm1                                                ;
;                |sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:2:sm1|                            ; 3 (3)       ; 2            ; 0           ; 0    ; 0            ; 1 (1)        ; 1 (1)             ; 1 (1)            ; 0 (0)           ; |step_a|sld_signaltap:moto|sld_ela_control:ela_c

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -