⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 spitest.tan.rpt

📁 很多仪器都输出同步时钟
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Number of source nodes to report per destination node ; 10                 ;      ;    ;             ;
; Number of destination nodes to report                 ; 10                 ;      ;    ;             ;
; Number of paths to report                             ; 200                ;      ;    ;             ;
; Report Minimum Timing Checks                          ; Off                ;      ;    ;             ;
; Use Fast Timing Models                                ; Off                ;      ;    ;             ;
; Report IO Paths Separately                            ; Off                ;      ;    ;             ;
; Default hold multicycle                               ; Same as Multicycle ;      ;    ;             ;
; Cut paths between unrelated clock domains             ; On                 ;      ;    ;             ;
; Cut off read during write signal paths                ; On                 ;      ;    ;             ;
; Cut off feedback from I/O pins                        ; On                 ;      ;    ;             ;
; Report Combined Fast/Slow Timing                      ; Off                ;      ;    ;             ;
; Ignore Clock Settings                                 ; Off                ;      ;    ;             ;
; Analyze latches as synchronous elements               ; Off                ;      ;    ;             ;
; Enable Recovery/Removal analysis                      ; Off                ;      ;    ;             ;
; Enable Clock Latency                                  ; Off                ;      ;    ;             ;
+-------------------------------------------------------+--------------------+------+----+-------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary                                                                                                                                                                          ;
+------------------------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name              ; Clock Setting Name ; Type     ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+------------------------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; spiclk                       ;                    ; User Pin ; NONE             ; 0.000 ns      ; 0.000 ns     ; NONE     ; N/A                   ; N/A                 ; N/A    ;              ;
; altera_internal_jtag~TCKUTAP ;                    ; User Pin ; NONE             ; 0.000 ns      ; 0.000 ns     ; NONE     ; N/A                   ; N/A                 ; N/A    ;              ;
+------------------------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'spiclk'                                                                                                                                                                                                                 ;
+-----------------------------------------+-----------------------------------------------------+---------+-----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack                                   ; Actual fmax (period)                                ; From    ; To              ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+---------+-----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A                                     ; 60.55 MHz ( period = 16.516 ns )                    ; din[49] ; datain[52]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.205 ns               ;
; N/A                                     ; 60.55 MHz ( period = 16.516 ns )                    ; din[49] ; datain[51]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.205 ns               ;
; N/A                                     ; 60.55 MHz ( period = 16.516 ns )                    ; din[49] ; datain[50]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.205 ns               ;
; N/A                                     ; 60.57 MHz ( period = 16.510 ns )                    ; din[49] ; datain[4]~reg0  ; spiclk     ; spiclk   ; None                        ; None                      ; 16.199 ns               ;
; N/A                                     ; 60.66 MHz ( period = 16.486 ns )                    ; din[49] ; datain[20]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.204 ns               ;
; N/A                                     ; 60.71 MHz ( period = 16.472 ns )                    ; din[49] ; datain[2]~reg0  ; spiclk     ; spiclk   ; None                        ; None                      ; 16.190 ns               ;
; N/A                                     ; 60.88 MHz ( period = 16.426 ns )                    ; din[49] ; datain[36]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.165 ns               ;
; N/A                                     ; 60.93 MHz ( period = 16.411 ns )                    ; din[35] ; datain[52]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.159 ns               ;
; N/A                                     ; 60.93 MHz ( period = 16.411 ns )                    ; din[35] ; datain[51]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.159 ns               ;
; N/A                                     ; 60.93 MHz ( period = 16.411 ns )                    ; din[35] ; datain[50]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.159 ns               ;
; N/A                                     ; 60.96 MHz ( period = 16.405 ns )                    ; din[35] ; datain[4]~reg0  ; spiclk     ; spiclk   ; None                        ; None                      ; 16.153 ns               ;
; N/A                                     ; 61.05 MHz ( period = 16.381 ns )                    ; din[35] ; datain[20]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.158 ns               ;
; N/A                                     ; 61.10 MHz ( period = 16.367 ns )                    ; din[35] ; datain[2]~reg0  ; spiclk     ; spiclk   ; None                        ; None                      ; 16.144 ns               ;
; N/A                                     ; 61.15 MHz ( period = 16.352 ns )                    ; din[49] ; datain[35]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.091 ns               ;
; N/A                                     ; 61.15 MHz ( period = 16.352 ns )                    ; din[49] ; datain[34]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.091 ns               ;
; N/A                                     ; 61.15 MHz ( period = 16.352 ns )                    ; din[49] ; datain[33]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.091 ns               ;
; N/A                                     ; 61.27 MHz ( period = 16.321 ns )                    ; din[35] ; datain[36]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.119 ns               ;
; N/A                                     ; 61.31 MHz ( period = 16.310 ns )                    ; din[32] ; datain[52]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.058 ns               ;
; N/A                                     ; 61.31 MHz ( period = 16.310 ns )                    ; din[32] ; datain[51]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.058 ns               ;
; N/A                                     ; 61.31 MHz ( period = 16.310 ns )                    ; din[32] ; datain[50]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.058 ns               ;
; N/A                                     ; 61.33 MHz ( period = 16.304 ns )                    ; din[32] ; datain[4]~reg0  ; spiclk     ; spiclk   ; None                        ; None                      ; 16.052 ns               ;
; N/A                                     ; 61.43 MHz ( period = 16.280 ns )                    ; din[32] ; datain[20]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.057 ns               ;
; N/A                                     ; 61.48 MHz ( period = 16.266 ns )                    ; din[32] ; datain[2]~reg0  ; spiclk     ; spiclk   ; None                        ; None                      ; 16.043 ns               ;
; N/A                                     ; 61.55 MHz ( period = 16.247 ns )                    ; din[35] ; datain[35]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.045 ns               ;
; N/A                                     ; 61.55 MHz ( period = 16.247 ns )                    ; din[35] ; datain[34]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.045 ns               ;
; N/A                                     ; 61.55 MHz ( period = 16.247 ns )                    ; din[35] ; datain[33]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 16.045 ns               ;
; N/A                                     ; 61.59 MHz ( period = 16.236 ns )                    ; din[33] ; datain[52]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 15.984 ns               ;
; N/A                                     ; 61.59 MHz ( period = 16.236 ns )                    ; din[33] ; datain[51]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 15.984 ns               ;
; N/A                                     ; 61.59 MHz ( period = 16.236 ns )                    ; din[33] ; datain[50]~reg0 ; spiclk     ; spiclk   ; None                        ; None                      ; 15.984 ns               ;
; N/A                                     ; 61.61 MHz ( period = 16.230 ns )                    ; din[33] ; datain[4]~reg0  ; spiclk     ; spiclk   ; None                        ; None                      ; 15.978 ns               ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -