📄 spitest.fit.rpt
字号:
; Fitter Initial Placement Seed ; 1 ; 1 ;
; Slow Slew Rate ; Off ; Off ;
; PCI I/O ; Off ; Off ;
; Weak Pull-Up Resistor ; Off ; Off ;
; Enable Bus-Hold Circuitry ; Off ; Off ;
; Auto Global Memory Control Signals ; Off ; Off ;
; Auto Packed Registers -- Cyclone ; Auto ; Auto ;
; Auto Delay Chains ; On ; On ;
; Auto Merge PLLs ; On ; On ;
; Perform Physical Synthesis for Combinational Logic ; Off ; Off ;
; Perform Register Duplication ; Off ; Off ;
; Perform Register Retiming ; Off ; Off ;
; Fitter Effort ; Auto Fit ; Auto Fit ;
; Physical Synthesis Effort Level ; Normal ; Normal ;
; Logic Cell Insertion - Logic Duplication ; Auto ; Auto ;
; Auto Register Duplication ; Off ; Off ;
; Auto Global Clock ; On ; On ;
; Auto Global Register Control Signals ; On ; On ;
+----------------------------------------------------+--------------------------------+--------------------------------+
+----------------------------------------------------------------------------------------+
; Fitter Device Options ;
+----------------------------------------------+-----------------------------------------+
; Option ; Setting ;
+----------------------------------------------+-----------------------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off ;
; Enable device-wide reset (DEV_CLRn) ; Off ;
; Enable device-wide output enable (DEV_OE) ; Off ;
; Enable INIT_DONE output ; Off ;
; Configuration scheme ; Active Serial ;
; Error detection CRC ; Off ;
; Reserve ASDO pin after configuration. ; As output driving an unspecified signal ;
; Reserve all unused pins ; As output driving ground ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+-----------------------------------------+
+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in E:/file/spitest/SPITEST.fit.eqn.
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/file/spitest/SPITEST.pin.
+------------------------------------------------------------------------+
; Fitter Resource Usage Summary ;
+---------------------------------------------+--------------------------+
; Resource ; Usage ;
+---------------------------------------------+--------------------------+
; Total logic elements ; 1,058 / 5,980 ( 17 % ) ;
; -- Combinational with no register ; 142 ;
; -- Register only ; 540 ;
; -- Combinational with a register ; 376 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 256 ;
; -- 3 input functions ; 176 ;
; -- 2 input functions ; 72 ;
; -- 1 input functions ; 233 ;
; -- 0 input functions ; 321 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 967 ;
; -- arithmetic mode ; 91 ;
; -- qfbk mode ; 107 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 454 ;
; -- asynchronous clear/load mode ; 441 ;
; ; ;
; Total LABs ; 161 / 598 ( 26 % ) ;
; Logic elements in carry chains ; 101 ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 123 / 185 ( 66 % ) ;
; -- Clock pins ; 0 / 2 ( 0 % ) ;
; Global signals ; 8 ;
; M4Ks ; 5 / 20 ( 25 % ) ;
; Total memory bits ; 18,688 / 92,160 ( 20 % ) ;
; Total RAM block bits ; 23,040 / 92,160 ( 25 % ) ;
; Global clocks ; 8 / 8 ( 100 % ) ;
; Maximum fan-out node ; spiclk ;
; Maximum fan-out ; 501 ;
; Total fan-out ; 4224 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -