📄 pwm.sim.rpt
字号:
; |PWM|LessThan0~174 ; |PWM|LessThan0~174 ; combout ;
; |PWM|LessThan0~175 ; |PWM|LessThan0~175 ; combout ;
; |PWM|clkout~217 ; |PWM|clkout~217 ; combout ;
; |PWM|LessThan1~407 ; |PWM|LessThan1~407 ; combout ;
; |PWM|clkout~218 ; |PWM|clkout~218 ; combout ;
; |PWM|clkout~219 ; |PWM|clkout~219 ; combout ;
; |PWM|clkout~220 ; |PWM|clkout~220 ; combout ;
; |PWM|s.st0 ; |PWM|s.st0 ; regout ;
; |PWM|Selector2~123 ; |PWM|Selector2~123 ; combout ;
; |PWM|count1~302 ; |PWM|count1~302 ; combout ;
; |PWM|count1~303 ; |PWM|count1~303 ; combout ;
; |PWM|Selector10~180 ; |PWM|Selector10~180 ; combout ;
; |PWM|Selector10~181 ; |PWM|Selector10~181 ; combout ;
; |PWM|ss[3]~281 ; |PWM|ss[3]~281 ; combout ;
; |PWM|count1~304 ; |PWM|count1~304 ; combout ;
; |PWM|Selector11~185 ; |PWM|Selector11~185 ; combout ;
; |PWM|Selector11~186 ; |PWM|Selector11~186 ; combout ;
; |PWM|count1~305 ; |PWM|count1~305 ; combout ;
; |PWM|Selector12~134 ; |PWM|Selector12~134 ; combout ;
; |PWM|count1~306 ; |PWM|count1~306 ; combout ;
; |PWM|Selector13~21 ; |PWM|Selector13~21 ; combout ;
; |PWM|ss[0]~282 ; |PWM|ss[0]~282 ; combout ;
; |PWM|count1~307 ; |PWM|count1~307 ; combout ;
; |PWM|count1~308 ; |PWM|count1~308 ; combout ;
; |PWM|count1~309 ; |PWM|count1~309 ; combout ;
; |PWM|Selector0~196 ; |PWM|Selector0~196 ; combout ;
; |PWM|Selector1~99 ; |PWM|Selector1~99 ; combout ;
; |PWM|Selector1~100 ; |PWM|Selector1~100 ; combout ;
; |PWM|H[5]~231 ; |PWM|H[5]~231 ; combout ;
; |PWM|H[4]~232 ; |PWM|H[4]~232 ; combout ;
; |PWM|H[1]~233 ; |PWM|H[1]~233 ; combout ;
; |PWM|bout ; |PWM|bout ; padio ;
; |PWM|reset ; |PWM|reset~corein ; combout ;
; |PWM|conv ; |PWM|conv~corein ; combout ;
; |PWM|sub ; |PWM|sub~corein ; combout ;
; |PWM|add ; |PWM|add~corein ; combout ;
; |PWM|clkout~clkctrl ; |PWM|clkout~clkctrl ; outclk ;
; |PWM|reset~clkctrl ; |PWM|reset~clkctrl ; outclk ;
+---------------------+---------------------+------------------+
The following table displays output ports that do not toggle to 0 during simulation.
+--------------------------------------------------------------+
; Missing 0-Value Coverage ;
+---------------------+---------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+---------------------+---------------------+------------------+
; |PWM|Add5~84 ; |PWM|Add5~84 ; combout ;
; |PWM|Add5~84 ; |PWM|Add5~85 ; cout ;
; |PWM|Add5~86 ; |PWM|Add5~86 ; combout ;
; |PWM|Add5~86 ; |PWM|Add5~87 ; cout ;
; |PWM|Add5~88 ; |PWM|Add5~88 ; combout ;
; |PWM|Add5~88 ; |PWM|Add5~89 ; cout ;
; |PWM|Add5~90 ; |PWM|Add5~90 ; combout ;
; |PWM|Add5~90 ; |PWM|Add5~91 ; cout ;
; |PWM|Add5~92 ; |PWM|Add5~92 ; combout ;
; |PWM|Add5~92 ; |PWM|Add5~93 ; cout ;
; |PWM|Add5~94 ; |PWM|Add5~94 ; combout ;
; |PWM|Add5~94 ; |PWM|Add5~95 ; cout ;
; |PWM|Add5~96 ; |PWM|Add5~96 ; combout ;
; |PWM|LessThan2~92 ; |PWM|LessThan2~92 ; cout ;
; |PWM|LessThan2~94 ; |PWM|LessThan2~94 ; cout ;
; |PWM|LessThan2~96 ; |PWM|LessThan2~96 ; cout ;
; |PWM|LessThan2~98 ; |PWM|LessThan2~98 ; cout ;
; |PWM|LessThan2~100 ; |PWM|LessThan2~100 ; cout ;
; |PWM|LessThan2~102 ; |PWM|LessThan2~102 ; cout ;
; |PWM|LessThan2~103 ; |PWM|LessThan2~103 ; combout ;
; |PWM|Add0~151 ; |PWM|Add0~151 ; combout ;
; |PWM|Add0~151 ; |PWM|Add0~152 ; cout ;
; |PWM|Add0~153 ; |PWM|Add0~153 ; combout ;
; |PWM|Add0~153 ; |PWM|Add0~154 ; cout ;
; |PWM|Add0~155 ; |PWM|Add0~155 ; combout ;
; |PWM|Add0~155 ; |PWM|Add0~156 ; cout ;
; |PWM|Add0~157 ; |PWM|Add0~157 ; combout ;
; |PWM|Add0~157 ; |PWM|Add0~158 ; cout ;
; |PWM|Add0~159 ; |PWM|Add0~159 ; combout ;
; |PWM|Add0~159 ; |PWM|Add0~160 ; cout ;
; |PWM|Add0~161 ; |PWM|Add0~161 ; combout ;
; |PWM|Add0~161 ; |PWM|Add0~162 ; cout ;
; |PWM|Add0~163 ; |PWM|Add0~163 ; combout ;
; |PWM|Add4~108 ; |PWM|Add4~108 ; combout ;
; |PWM|Add4~108 ; |PWM|Add4~109 ; cout ;
; |PWM|Add4~110 ; |PWM|Add4~110 ; combout ;
; |PWM|Add4~110 ; |PWM|Add4~111 ; cout ;
; |PWM|Add4~112 ; |PWM|Add4~112 ; combout ;
; |PWM|Add4~112 ; |PWM|Add4~113 ; cout ;
; |PWM|Add4~114 ; |PWM|Add4~114 ; combout ;
; |PWM|Add4~114 ; |PWM|Add4~115 ; cout ;
; |PWM|Add4~116 ; |PWM|Add4~116 ; combout ;
; |PWM|Add4~116 ; |PWM|Add4~117 ; cout ;
; |PWM|Add4~118 ; |PWM|Add4~118 ; combout ;
; |PWM|Add4~118 ; |PWM|Add4~119 ; cout ;
; |PWM|Add4~120 ; |PWM|Add4~120 ; combout ;
; |PWM|Add4~120 ; |PWM|Add4~121 ; cout ;
; |PWM|Add4~122 ; |PWM|Add4~122 ; combout ;
; |PWM|Add4~122 ; |PWM|Add4~123 ; cout ;
; |PWM|Add4~124 ; |PWM|Add4~124 ; combout ;
; |PWM|bout~reg0 ; |PWM|bout~reg0 ; regout ;
; |PWM|\pwm:count[6] ; |PWM|\pwm:count[6] ; regout ;
; |PWM|\pwm:count[5] ; |PWM|\pwm:count[5] ; regout ;
; |PWM|\pwm:count[4] ; |PWM|\pwm:count[4] ; regout ;
; |PWM|\pwm:count[3] ; |PWM|\pwm:count[3] ; regout ;
; |PWM|\pwm:count[2] ; |PWM|\pwm:count[2] ; regout ;
; |PWM|\pwm:count[1] ; |PWM|\pwm:count[1] ; regout ;
; |PWM|\pwm:count[0] ; |PWM|\pwm:count[0] ; regout ;
; |PWM|H[6] ; |PWM|H[6] ; regout ;
; |PWM|H[5] ; |PWM|H[5] ; regout ;
; |PWM|H[4] ; |PWM|H[4] ; regout ;
; |PWM|H[3] ; |PWM|H[3] ; regout ;
; |PWM|H[2] ; |PWM|H[2] ; regout ;
; |PWM|H[1] ; |PWM|H[1] ; regout ;
; |PWM|H[0] ; |PWM|H[0] ; regout ;
; |PWM|Equal0~57 ; |PWM|Equal0~57 ; combout ;
; |PWM|Equal0~58 ; |PWM|Equal0~58 ; combout ;
; |PWM|bout~155 ; |PWM|bout~155 ; combout ;
; |PWM|clkout ; |PWM|clkout ; regout ;
; |PWM|count~141 ; |PWM|count~141 ; combout ;
; |PWM|count~142 ; |PWM|count~142 ; combout ;
; |PWM|count~143 ; |PWM|count~143 ; combout ;
; |PWM|count~144 ; |PWM|count~144 ; combout ;
; |PWM|s.st1 ; |PWM|s.st1 ; regout ;
; |PWM|Add0~149 ; |PWM|Add0~149 ; combout ;
; |PWM|Add0~150 ; |PWM|Add0~150 ; combout ;
; |PWM|H[6]~229 ; |PWM|H[6]~229 ; combout ;
; |PWM|s.st2 ; |PWM|s.st2 ; regout ;
; |PWM|Selector13~20 ; |PWM|Selector13~20 ; combout ;
; |PWM|H[6]~230 ; |PWM|H[6]~230 ; combout ;
; |PWM|count1[4] ; |PWM|count1[4] ; regout ;
; |PWM|count1[3] ; |PWM|count1[3] ; regout ;
; |PWM|ss[3] ; |PWM|ss[3] ; regout ;
; |PWM|count1[2] ; |PWM|count1[2] ; regout ;
; |PWM|ss[2] ; |PWM|ss[2] ; regout ;
; |PWM|count1[1] ; |PWM|count1[1] ; regout ;
; |PWM|ss[1] ; |PWM|ss[1] ; regout ;
; |PWM|count1[0] ; |PWM|count1[0] ; regout ;
; |PWM|ss[0] ; |PWM|ss[0] ; regout ;
; |PWM|count1[5] ; |PWM|count1[5] ; regout ;
; |PWM|count1[6] ; |PWM|count1[6] ; regout ;
; |PWM|count1[7] ; |PWM|count1[7] ; regout ;
; |PWM|LessThan1~406 ; |PWM|LessThan1~406 ; combout ;
; |PWM|LessThan0~174 ; |PWM|LessThan0~174 ; combout ;
; |PWM|LessThan0~175 ; |PWM|LessThan0~175 ; combout ;
; |PWM|clkout~217 ; |PWM|clkout~217 ; combout ;
; |PWM|LessThan1~407 ; |PWM|LessThan1~407 ; combout ;
; |PWM|clkout~218 ; |PWM|clkout~218 ; combout ;
; |PWM|clkout~219 ; |PWM|clkout~219 ; combout ;
; |PWM|clkout~220 ; |PWM|clkout~220 ; combout ;
; |PWM|s.st0 ; |PWM|s.st0 ; regout ;
; |PWM|Selector2~123 ; |PWM|Selector2~123 ; combout ;
; |PWM|count1~302 ; |PWM|count1~302 ; combout ;
; |PWM|count1~303 ; |PWM|count1~303 ; combout ;
; |PWM|Selector10~180 ; |PWM|Selector10~180 ; combout ;
; |PWM|Selector10~181 ; |PWM|Selector10~181 ; combout ;
; |PWM|ss[3]~281 ; |PWM|ss[3]~281 ; combout ;
; |PWM|count1~304 ; |PWM|count1~304 ; combout ;
; |PWM|Selector11~185 ; |PWM|Selector11~185 ; combout ;
; |PWM|Selector11~186 ; |PWM|Selector11~186 ; combout ;
; |PWM|count1~305 ; |PWM|count1~305 ; combout ;
; |PWM|Selector12~134 ; |PWM|Selector12~134 ; combout ;
; |PWM|count1~306 ; |PWM|count1~306 ; combout ;
; |PWM|Selector13~21 ; |PWM|Selector13~21 ; combout ;
; |PWM|ss[0]~282 ; |PWM|ss[0]~282 ; combout ;
; |PWM|count1~307 ; |PWM|count1~307 ; combout ;
; |PWM|count1~308 ; |PWM|count1~308 ; combout ;
; |PWM|count1~309 ; |PWM|count1~309 ; combout ;
; |PWM|Selector0~196 ; |PWM|Selector0~196 ; combout ;
; |PWM|Selector1~99 ; |PWM|Selector1~99 ; combout ;
; |PWM|Selector1~100 ; |PWM|Selector1~100 ; combout ;
; |PWM|H[5]~231 ; |PWM|H[5]~231 ; combout ;
; |PWM|H[4]~232 ; |PWM|H[4]~232 ; combout ;
; |PWM|H[1]~233 ; |PWM|H[1]~233 ; combout ;
; |PWM|bout ; |PWM|bout ; padio ;
; |PWM|reset ; |PWM|reset~corein ; combout ;
; |PWM|conv ; |PWM|conv~corein ; combout ;
; |PWM|sub ; |PWM|sub~corein ; combout ;
; |PWM|add ; |PWM|add~corein ; combout ;
; |PWM|clkout~clkctrl ; |PWM|clkout~clkctrl ; outclk ;
; |PWM|reset~clkctrl ; |PWM|reset~clkctrl ; outclk ;
+---------------------+---------------------+------------------+
+---------------------+
; Simulator INI Usage ;
+--------+------------+
; Option ; Usage ;
+--------+------------+
+--------------------+
; Simulator Messages ;
+--------------------+
Info: *******************************************************************
Info: Running Quartus II Simulator
Info: Version 8.1 Build 163 10/28/2008 SJ Full Version
Info: Processing started: Mon May 25 13:05:08 2009
Info: Command: quartus_sim --read_settings_files=on --write_settings_files=off PWM -c PWM
Info: Using vector source file "D:/程序/PWM/PWM.vwf"
Info: Inverted registers were found during simulation
Info: Register: |PWM|H[5]
Info: Register: |PWM|H[4]
Info: Register: |PWM|H[1]
Info: Register: |PWM|clkout
Info: Register: |PWM|ss[0]
Info: Option to preserve fewer signal transitions to reduce memory requirements is enabled
Info: Simulation has been partitioned into sub-simulations according to the maximum transition count determined by the engine. Transitions from memory will be flushed out to disk at the end of each sub-simulation to reduce memory requirements.
Info: Simulation partitioned into 1 sub-simulations
Info: Simulation coverage is 1.50 %
Info: Number of transitions in simulation is 158
Info: Quartus II Simulator was successful. 0 errors, 0 warnings
Info: Peak virtual memory: 120 megabytes
Info: Processing ended: Mon May 25 13:05:09 2009
Info: Elapsed time: 00:00:01
Info: Total CPU time (on all processors): 00:00:01
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -