⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 door_control.fit.rpt

📁 自动门控制程序 VERILOG编写!!!
💻 RPT
📖 第 1 页 / 共 2 页
字号:
; 32       ; 31         ; --       ; GND                  ; gnd    ;              ;         ;                 ;
; 33       ; 32         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 34       ; 33         ; --       ; En                   ; input  ; TTL          ;         ; N               ;
; 35       ; 34         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 36       ; 35         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 37       ; 36         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 38       ; 37         ; --       ; VCCIO                ; power  ;              ; 5.0V    ;                 ;
; 39       ;            ;          ; NC                   ;        ;              ;         ;                 ;
; 40       ; 39         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 41       ; 40         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 42       ; 41         ; --       ; GND                  ; gnd    ;              ;         ;                 ;
; 43       ; 42         ; --       ; VCCINT               ; power  ;              ; 5.0V    ;                 ;
; 44       ; 43         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 45       ; 44         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 46       ;            ;          ; NC                   ;        ;              ;         ;                 ;
; 47       ; 46         ; --       ; GND                  ; gnd    ;              ;         ;                 ;
; 48       ; 47         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 49       ; 48         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 50       ; 49         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 51       ; 50         ; --       ; Reset                ; input  ; TTL          ;         ; N               ;
; 52       ; 51         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 53       ; 52         ; --       ; VCCIO                ; power  ;              ; 5.0V    ;                 ;
; 54       ; 53         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 55       ; 54         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 56       ; 55         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 57       ; 56         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 58       ; 57         ; --       ; Floor_Arrive         ; input  ; TTL          ;         ; N               ;
; 59       ; 58         ; --       ; GND                  ; gnd    ;              ;         ;                 ;
; 60       ; 59         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 61       ; 60         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 62       ; 61         ; --       ; +TCK                 ; input  ; TTL          ;         ; N               ;
; 63       ; 62         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 64       ; 63         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 65       ; 64         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 66       ; 65         ; --       ; VCCIO                ; power  ;              ; 5.0V    ;                 ;
; 67       ; 66         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 68       ; 67         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 69       ; 68         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 70       ; 69         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 71       ; 70         ; --       ; *TDO                 ; output ; TTL          ;         ; N               ;
; 72       ; 71         ; --       ; GND                  ; gnd    ;              ;         ;                 ;
; 73       ; 72         ; --       ; Ahead_Request        ; input  ; TTL          ;         ; N               ;
; 74       ; 73         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 75       ; 74         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 76       ; 75         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 77       ; 76         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 78       ; 77         ; --       ; VCCIO                ; power  ;              ; 5.0V    ;                 ;
; 79       ;            ;          ; NC                   ;        ;              ;         ;                 ;
; 80       ; 79         ; --       ; RESERVED             ;        ;              ;         ;                 ;
; 81       ; 80         ; --       ; Slave_Request_Arrive ; input  ; TTL          ;         ; N               ;
; 82       ; 81         ; --       ; GND                  ; gnd    ;              ;         ;                 ;
; 83       ; 82         ; --       ; Clock_1Hz            ; input  ; TTL          ;         ; N               ;
; 84       ; 83         ; --       ; GND+                 ;        ;              ;         ;                 ;
+----------+------------+----------+----------------------+--------+--------------+---------+-----------------+


+--------------------------------------------------------------------------------------------------+
; I/O Standard                                                                                     ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; I/O Standard ; Input Vref ; Dedicated Input Pins ; Pins in I/O Bank1 ; Pins in I/O Bank2 ; Total ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; TTL          ; -          ; 1                    ; 0                 ; 0                 ; 1     ;
+--------------+------------+----------------------+-------------------+-------------------+-------+


+-------------------------------------------------------------------------+
; Dedicated Inputs I/O                                                    ;
+-----------+-------+-------+-------+--------------+------------+---------+
; Name      ; Pin # ; Type  ; VCCIO ; I/O Standard ; Input Vref ; Current ;
+-----------+-------+-------+-------+--------------+------------+---------+
; Clock_1Hz ; 83    ; Input ; --    ; TTL          ; -          ; 0 mA    ;
+-----------+-------+-------+-------+--------------+------------+---------+


+-----------------------------------------------+
; Output Pin Default Load For Reported TCO      ;
+--------------+-------+------------------------+
; I/O Standard ; Load  ; Termination Resistance ;
+--------------+-------+------------------------+
; LVTTL        ; 10 pF ; Not Available          ;
; LVCMOS       ; 10 pF ; Not Available          ;
; TTL          ; 0 pF  ; Not Available          ;
+--------------+-------+------------------------+


+----------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                ;
+----------------------------+------------+------+---------------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ;
+----------------------------+------------+------+---------------------+
; |Door_Control              ; 4          ; 12   ; |Door_Control       ;
+----------------------------+------------+------+---------------------+


+-------------------------------------------------------------------------------------------+
; Control Signals                                                                           ;
+-----------+----------+---------+-------+--------+----------------------+------------------+
; Name      ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+-----------+----------+---------+-------+--------+----------------------+------------------+
; Clock_1Hz ; PIN_83   ; 3       ; Clock ; yes    ; On                   ; --               ;
+-----------+----------+---------+-------+--------+----------------------+------------------+


+--------------------------------------------------------------------------+
; Global & Other Fast Signals                                              ;
+-----------+----------+---------+----------------------+------------------+
; Name      ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+-----------+----------+---------+----------------------+------------------+
; Clock_1Hz ; PIN_83   ; 3       ; On                   ; --               ;
+-----------+----------+---------+----------------------+------------------+


+---------------------------------+
; Non-Global High Fan-Out Signals ;
+----------------------+----------+
; Name                 ; Fan-Out  ;
+----------------------+----------+
; Slave_Request_Arrive ; 4        ;
; Floor_Arrive         ; 4        ;
; En                   ; 4        ;
; Reset                ; 4        ;
; CNT[0]               ; 4        ;
; CNT[1]               ; 3        ;
; CNT[2]               ; 2        ;
; Delay_Request        ; 1        ;
; Ahead_Request        ; 1        ;
; Door_on_off~45       ; 1        ;
+----------------------+----------+


+----------------------------------------------+
; Interconnect Usage Summary                   ;
+----------------------------+-----------------+
; Interconnect Resource Type ; Usage           ;
+----------------------------+-----------------+
; Output enables             ; 0 / 6 ( 0 % )   ;
; PIA buffers                ; 9 / 360 ( 2 % ) ;
; PIAs                       ; 9 / 360 ( 2 % ) ;
+----------------------------+-----------------+


+----------------------------------------------------------------------------+
; LAB External Interconnect                                                  ;
+----------------------------------------------+-----------------------------+
; LAB External Interconnects  (Average = 0.90) ; Number of LABs  (Total = 1) ;
+----------------------------------------------+-----------------------------+
; 0                                            ; 9                           ;
; 1                                            ; 0                           ;
; 2                                            ; 0                           ;
; 3                                            ; 0                           ;
; 4                                            ; 0                           ;
; 5                                            ; 0                           ;
; 6                                            ; 0                           ;
; 7                                            ; 0                           ;
; 8                                            ; 0                           ;
; 9                                            ; 1                           ;
+----------------------------------------------+-----------------------------+


+----------------------------------------------------------------------+
; LAB Macrocells                                                       ;
+----------------------------------------+-----------------------------+
; Number of Macrocells  (Average = 0.40) ; Number of LABs  (Total = 1) ;
+----------------------------------------+-----------------------------+
; 0                                      ; 9                           ;
; 1                                      ; 0                           ;
; 2                                      ; 0                           ;
; 3                                      ; 0                           ;
; 4                                      ; 1                           ;
+----------------------------------------+-----------------------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Logic Cell Interconnection                                                                                                                                      ;
+-----+------------+-----------------------------------------------------------------------------------------------------+----------------------------------------+
; LAB ; Logic Cell ; Input                                                                                               ; Output                                 ;
+-----+------------+-----------------------------------------------------------------------------------------------------+----------------------------------------+
;  A  ; LC2        ; Clock_1Hz, Floor_Arrive, Slave_Request_Arrive, CNT[0], En, Reset                                    ; CNT[0], CNT[1], CNT[2], Door_on_off~45 ;
;  A  ; LC3        ; Clock_1Hz, Floor_Arrive, En, Reset, CNT[1], CNT[0], Slave_Request_Arrive                            ; CNT[1], CNT[2], Door_on_off~45         ;
;  A  ; LC4        ; Clock_1Hz, Floor_Arrive, Slave_Request_Arrive, En, Reset, CNT[1], CNT[2], CNT[0]                    ; CNT[2], Door_on_off~45                 ;
;  A  ; LC1        ; CNT[2], Delay_Request, Ahead_Request, En, Reset, CNT[1], CNT[0], Floor_Arrive, Slave_Request_Arrive ; Door_on_off                            ;
+-----+------------+-----------------------------------------------------------------------------------------------------+----------------------------------------+


+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 4.2 Build 157 12/07/2004 SJ Full Version
    Info: Processing started: Mon Aug 07 14:15:03 2006
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off Door_Control -c Door_Control
Info: Selected device EPM7160SLC84-6 for design "Door_Control"
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Mon Aug 07 14:15:04 2006
    Info: Elapsed time: 00:00:02


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -