📄 ram.pin
字号:
-- Copyright (C) 1991-2007 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files from any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCCINT : Dedicated power pin, which MUST be connected to VCC (1.2V).
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- Bank 1: 3.3V
-- Bank 2: 3.3V
-- Bank 3: 3.3V
-- Bank 4: 3.3V
-- Bank 5: 3.3V
-- Bank 6: 3.3V
-- Bank 7: 3.3V
-- Bank 8: 3.3V
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
-- RESERVED : Unused I/O pin, which MUST be left unconnected.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
-- RESERVED_INPUT_WITH_WEAK_PULLUP : Pin is tri-stated with internal weak pull-up resistor.
-- RESERVED_INPUT_WITH_BUS_HOLD : Pin is tri-stated with bus-hold circuitry.
---------------------------------------------------------------------------------
Quartus II Version 7.0 Build 33 02/05/2007 SJ Full Version
CHIP "ram" ASSIGNED TO AN: EP2C20Q240C8
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
GND_PLL3 : 1 : gnd : : : :
VCCD_PLL3 : 2 : power : : 1.2V : :
GND_PLL3 : 3 : gnd : : : :
~ASDO~ / RESERVED_INPUT_WITH_WEAK_PULLUP : 4 : input : 3.3-V LVTTL : : 2 : N
~nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP : 5 : input : 3.3-V LVTTL : : 2 : N
RESERVED_INPUT : 6 : : : : 2 :
RESERVED_INPUT : 7 : : : : 2 :
RESERVED_INPUT : 8 : : : : 2 :
RESERVED_INPUT : 9 : : : : 2 :
VCCIO2 : 10 : power : : 3.3V : 2 :
RESERVED_INPUT : 11 : : : : 2 :
GND : 12 : gnd : : : :
RESERVED_INPUT : 13 : : : : 2 :
RESERVED_INPUT : 14 : : : : 2 :
wr : 15 : input : 3.3-V LVTTL : : 2 : Y
ce : 16 : input : 3.3-V LVTTL : : 2 : Y
GND : 17 : gnd : : : :
RESERVED_INPUT : 18 : : : : 2 :
VCCIO2 : 19 : power : : 3.3V : 2 :
RESERVED_INPUT : 20 : : : : 2 :
RESERVED_INPUT : 21 : : : : 2 :
altera_reserved_tdi : 22 : input : 3.3-V LVTTL : : 2 : N
altera_reserved_tck : 23 : input : 3.3-V LVTTL : : 2 : N
altera_reserved_tms : 24 : input : 3.3-V LVTTL : : 2 : N
altera_reserved_tdo : 25 : output : 3.3-V LVTTL : : 2 : N
DCLK : 26 : : : : 2 :
DATA0 : 27 : input : : : 2 :
VCCINT : 28 : power : : 1.2V : :
nCE : 29 : : : : 2 :
GND+ : 30 : : : : 2 :
GND+ : 31 : : : : 2 :
GND : 32 : gnd : : : :
nCONFIG : 33 : : : : 2 :
GND+ : 34 : : : : 1 :
GND+ : 35 : : : : 1 :
VCCIO1 : 36 : power : : 3.3V : 1 :
RESERVED_INPUT : 37 : : : : 1 :
RESERVED_INPUT : 38 : : : : 1 :
RESERVED_INPUT : 39 : : : : 1 :
VCCINT : 40 : power : : 1.2V : :
RESERVED_INPUT : 41 : : : : 1 :
RESERVED_INPUT : 42 : : : : 1 :
GND : 43 : gnd : : : :
RESERVED_INPUT : 44 : : : : 1 :
GND : 45 : gnd : : : :
RESERVED_INPUT : 46 : : : : 1 :
RESERVED_INPUT : 47 : : : : 1 :
GND : 48 : gnd : : : :
addr[7] : 49 : input : 3.3-V LVTTL : : 1 : Y
addr[6] : 50 : input : 3.3-V LVTTL : : 1 : Y
addr[5] : 51 : input : 3.3-V LVTTL : : 1 : Y
addr[4] : 52 : input : 3.3-V LVTTL : : 1 : Y
VCCIO1 : 53 : power : : 3.3V : 1 :
addr[3] : 54 : input : 3.3-V LVTTL : : 1 : Y
addr[2] : 55 : input : 3.3-V LVTTL : : 1 : Y
addr[1] : 56 : input : 3.3-V LVTTL : : 1 : Y
RESERVED_INPUT : 57 : : : : 1 :
RESERVED_INPUT : 58 : : : : 1 :
GND_PLL1 : 59 : gnd : : : :
VCCD_PLL1 : 60 : power : : 1.2V : :
GND_PLL1 : 61 : gnd : : : :
VCCA_PLL1 : 62 : power : : 1.2V : :
GNDA_PLL1 : 63 : gnd : : : :
data[15] : 64 : input : 3.3-V LVTTL : : 8 : Y
data[14] : 65 : input : 3.3-V LVTTL : : 8 : Y
data[13] : 66 : input : 3.3-V LVTTL : : 8 : Y
data[12] : 67 : input : 3.3-V LVTTL : : 8 : Y
data[11] : 68 : input : 3.3-V LVTTL : : 8 : Y
VCCIO8 : 69 : power : : 3.3V : 8 :
data[10] : 70 : input : 3.3-V LVTTL : : 8 : Y
GND : 71 : gnd : : : :
data[9] : 72 : input : 3.3-V LVTTL : : 8 : Y
data[8] : 73 : input : 3.3-V LVTTL : : 8 : Y
GND : 74 : gnd : : : :
GND : 75 : gnd : : : :
VCCINT : 76 : power : : 1.2V : :
VCCIO8 : 77 : power : : 3.3V : 8 :
data[7] : 78 : input : 3.3-V LVTTL : : 8 : Y
data[6] : 79 : input : 3.3-V LVTTL : : 8 : Y
data[5] : 80 : input : 3.3-V LVTTL : : 8 : Y
GND : 81 : gnd : : : :
VCCINT : 82 : power : : 1.2V : :
VCCIO8 : 83 : power : : 3.3V : 8 :
data[4] : 84 : input : 3.3-V LVTTL : : 8 : Y
GND : 85 : gnd : : : :
data[3] : 86 : input : 3.3-V LVTTL : : 8 : Y
data[2] : 87 : input : 3.3-V LVTTL : : 8 : Y
data[1] : 88 : input : 3.3-V LVTTL : : 8 : Y
GND : 89 : gnd : : : :
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -