📄 led.sim.rpt
字号:
; |Led|lpm_add_sub:Add1|addcore:adder|unreg_res_node[0] ; |Led|lpm_add_sub:Add1|addcore:adder|unreg_res_node[0] ; out0 ;
; |Led|lpm_add_sub:Add1|addcore:adder|_~0 ; |Led|lpm_add_sub:Add1|addcore:adder|_~0 ; out0 ;
; |Led|lpm_add_sub:Add1|addcore:adder|_~3 ; |Led|lpm_add_sub:Add1|addcore:adder|_~3 ; out0 ;
; |Led|lpm_add_sub:Add1|addcore:adder|unreg_res_node[1]~3 ; |Led|lpm_add_sub:Add1|addcore:adder|unreg_res_node[1]~3 ; out0 ;
; |Led|lpm_add_sub:Add1|addcore:adder|unreg_res_node[3] ; |Led|lpm_add_sub:Add1|addcore:adder|unreg_res_node[3] ; out0 ;
; |Led|lpm_add_sub:Add1|addcore:adder|unreg_res_node[2] ; |Led|lpm_add_sub:Add1|addcore:adder|unreg_res_node[2] ; out0 ;
; |Led|lpm_add_sub:Add1|addcore:adder|unreg_res_node[1] ; |Led|lpm_add_sub:Add1|addcore:adder|unreg_res_node[1] ; out0 ;
; |Led|lpm_add_sub:Add1|addcore:adder|_~9 ; |Led|lpm_add_sub:Add1|addcore:adder|_~9 ; out0 ;
; |Led|lpm_add_sub:Add1|addcore:adder|_~11 ; |Led|lpm_add_sub:Add1|addcore:adder|_~11 ; out0 ;
; |Led|lpm_add_sub:Add1|addcore:adder|_~12 ; |Led|lpm_add_sub:Add1|addcore:adder|_~12 ; out0 ;
; |Led|lpm_add_sub:Add1|addcore:adder|_~14 ; |Led|lpm_add_sub:Add1|addcore:adder|_~14 ; out0 ;
; |Led|lpm_add_sub:Add1|addcore:adder|_~15 ; |Led|lpm_add_sub:Add1|addcore:adder|_~15 ; out0 ;
; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cs_buffer[3] ; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cs_buffer[3] ; sout ;
; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cs_buffer[2] ; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cout[2] ; cout ;
; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cs_buffer[2] ; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cs_buffer[2] ; sout ;
; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cs_buffer[1] ; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cout[1] ; cout ;
; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cs_buffer[1] ; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cs_buffer[1] ; sout ;
; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cs_buffer[0] ; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cout[0] ; cout ;
; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cs_buffer[0] ; |Led|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cs_buffer[0] ; sout ;
; |Led|lpm_add_sub:Add0|result_node[1] ; |Led|lpm_add_sub:Add0|result_node[1] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[2] ; |Led|lpm_add_sub:Add0|result_node[2] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[3] ; |Led|lpm_add_sub:Add0|result_node[3] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[4] ; |Led|lpm_add_sub:Add0|result_node[4] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[5] ; |Led|lpm_add_sub:Add0|result_node[5] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[6] ; |Led|lpm_add_sub:Add0|result_node[6] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[7] ; |Led|lpm_add_sub:Add0|result_node[7] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[8] ; |Led|lpm_add_sub:Add0|result_node[8] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[9] ; |Led|lpm_add_sub:Add0|result_node[9] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[10] ; |Led|lpm_add_sub:Add0|result_node[10] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[11] ; |Led|lpm_add_sub:Add0|result_node[11] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[12] ; |Led|lpm_add_sub:Add0|result_node[12] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[13] ; |Led|lpm_add_sub:Add0|result_node[13] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[14] ; |Led|lpm_add_sub:Add0|result_node[14] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[15] ; |Led|lpm_add_sub:Add0|result_node[15] ; out0 ;
; |Led|lpm_add_sub:Add0|result_node[16] ; |Led|lpm_add_sub:Add0|result_node[16] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[2]~15 ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[2]~15 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[1]~16 ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[1]~16 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[16] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[16] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[15] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[15] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[14] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[14] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[13] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[13] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[12] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[12] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[11] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[11] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[10] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[10] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[9] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[9] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[8] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[8] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[7] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[7] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[6] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[6] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[5] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[5] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[4] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[4] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[3] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[3] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[2] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[2] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[1] ; |Led|lpm_add_sub:Add0|addcore:adder|unreg_res_node[1] ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~18 ; |Led|lpm_add_sub:Add0|addcore:adder|_~18 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~35 ; |Led|lpm_add_sub:Add0|addcore:adder|_~35 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~36 ; |Led|lpm_add_sub:Add0|addcore:adder|_~36 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~37 ; |Led|lpm_add_sub:Add0|addcore:adder|_~37 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~38 ; |Led|lpm_add_sub:Add0|addcore:adder|_~38 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~39 ; |Led|lpm_add_sub:Add0|addcore:adder|_~39 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~40 ; |Led|lpm_add_sub:Add0|addcore:adder|_~40 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~41 ; |Led|lpm_add_sub:Add0|addcore:adder|_~41 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~42 ; |Led|lpm_add_sub:Add0|addcore:adder|_~42 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~43 ; |Led|lpm_add_sub:Add0|addcore:adder|_~43 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~44 ; |Led|lpm_add_sub:Add0|addcore:adder|_~44 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~45 ; |Led|lpm_add_sub:Add0|addcore:adder|_~45 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~46 ; |Led|lpm_add_sub:Add0|addcore:adder|_~46 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~47 ; |Led|lpm_add_sub:Add0|addcore:adder|_~47 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~48 ; |Led|lpm_add_sub:Add0|addcore:adder|_~48 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~49 ; |Led|lpm_add_sub:Add0|addcore:adder|_~49 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~50 ; |Led|lpm_add_sub:Add0|addcore:adder|_~50 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~51 ; |Led|lpm_add_sub:Add0|addcore:adder|_~51 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~52 ; |Led|lpm_add_sub:Add0|addcore:adder|_~52 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~53 ; |Led|lpm_add_sub:Add0|addcore:adder|_~53 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~54 ; |Led|lpm_add_sub:Add0|addcore:adder|_~54 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~55 ; |Led|lpm_add_sub:Add0|addcore:adder|_~55 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~56 ; |Led|lpm_add_sub:Add0|addcore:adder|_~56 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~57 ; |Led|lpm_add_sub:Add0|addcore:adder|_~57 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~58 ; |Led|lpm_add_sub:Add0|addcore:adder|_~58 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~59 ; |Led|lpm_add_sub:Add0|addcore:adder|_~59 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~60 ; |Led|lpm_add_sub:Add0|addcore:adder|_~60 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~61 ; |Led|lpm_add_sub:Add0|addcore:adder|_~61 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~62 ; |Led|lpm_add_sub:Add0|addcore:adder|_~62 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~63 ; |Led|lpm_add_sub:Add0|addcore:adder|_~63 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~64 ; |Led|lpm_add_sub:Add0|addcore:adder|_~64 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~65 ; |Led|lpm_add_sub:Add0|addcore:adder|_~65 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~66 ; |Led|lpm_add_sub:Add0|addcore:adder|_~66 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|_~67 ; |Led|lpm_add_sub:Add0|addcore:adder|_~67 ; out0 ;
; |Led|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cs_buffer[16] ; |Led|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cs_buffer[16] ; sout ;
; |Led|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cs_buffer[15] ; |Led|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[15] ; cout ;
; |Led|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cs_buffer[15] ; |Led|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cs_buffer[15] ; sout ;
; |Led|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cs_buffer[14] ; |Led|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[14] ; cout ;
; |Led|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cs_buffer[14] ; |Led|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cs_buffer[14] ; sout ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -