📄 taxt.tan.rpt
字号:
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Default hold multicycle ; Same as Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; Off ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk_zj ; ; User Pin ; NONE ; 0.000 ns ; 0.000 ns ; NONE ; N/A ; N/A ; N/A ; ;
; clk_sp ; ; User Pin ; NONE ; 0.000 ns ; 0.000 ns ; NONE ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk_zj' ;
+-----------------------------------------+-----------------------------------------------------+---------------------+----------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+---------------------+----------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 79.88 MHz ( period = 12.519 ns ) ; speed:inst2|time[2] ; speed:inst2|money[8] ; clk_zj ; clk_zj ; None ; None ; 7.292 ns ;
; N/A ; 81.00 MHz ( period = 12.346 ns ) ; speed:inst2|time[5] ; speed:inst2|money[8] ; clk_zj ; clk_zj ; None ; None ; 7.119 ns ;
; N/A ; 82.03 MHz ( period = 12.190 ns ) ; speed:inst2|time[4] ; speed:inst2|money[8] ; clk_zj ; clk_zj ; None ; None ; 6.963 ns ;
; N/A ; 82.03 MHz ( period = 12.190 ns ) ; speed:inst2|time[1] ; speed:inst2|money[8] ; clk_zj ; clk_zj ; None ; None ; 6.963 ns ;
; N/A ; 82.90 MHz ( period = 12.063 ns ) ; speed:inst2|time[2] ; speed:inst2|money[9] ; clk_zj ; clk_zj ; None ; None ; 6.836 ns ;
; N/A ; 83.20 MHz ( period = 12.019 ns ) ; speed:inst2|time[3] ; speed:inst2|money[8] ; clk_zj ; clk_zj ; None ; None ; 6.792 ns ;
; N/A ; 84.10 MHz ( period = 11.890 ns ) ; speed:inst2|time[5] ; speed:inst2|money[9] ; clk_zj ; clk_zj ; None ; None ; 6.663 ns ;
; N/A ; 84.29 MHz ( period = 11.864 ns ) ; speed:inst2|time[1] ; speed:inst2|money[3] ; clk_zj ; clk_zj ; None ; None ; 6.700 ns ;
; N/A ; 84.51 MHz ( period = 11.833 ns ) ; speed:inst2|time[2] ; speed:inst2|money[5] ; clk_zj ; clk_zj ; None ; None ; 6.669 ns ;
; N/A ; 84.75 MHz ( period = 11.799 ns ) ; speed:inst2|time[2] ; speed:inst2|money[4] ; clk_zj ; clk_zj ; None ; None ; 6.635 ns ;
; N/A ; 84.96 MHz ( period = 11.770 ns ) ; speed:inst2|time[6] ; speed:inst2|money[8] ; clk_zj ; clk_zj ; None ; None ; 6.543 ns ;
; N/A ; 85.19 MHz ( period = 11.738 ns ) ; speed:inst2|time[2] ; speed:inst2|money[6] ; clk_zj ; clk_zj ; None ; None ; 6.511 ns ;
; N/A ; 85.22 MHz ( period = 11.734 ns ) ; speed:inst2|time[4] ; speed:inst2|money[9] ; clk_zj ; clk_zj ; None ; None ; 6.507 ns ;
; N/A ; 85.22 MHz ( period = 11.734 ns ) ; speed:inst2|time[1] ; speed:inst2|money[9] ; clk_zj ; clk_zj ; None ; None ; 6.507 ns ;
; N/A ; 85.45 MHz ( period = 11.703 ns ) ; speed:inst2|time[2] ; speed:inst2|money[7] ; clk_zj ; clk_zj ; None ; None ; 6.539 ns ;
; N/A ; 85.63 MHz ( period = 11.678 ns ) ; speed:inst2|time[2] ; speed:inst2|money[3] ; clk_zj ; clk_zj ; None ; None ; 6.514 ns ;
; N/A ; 85.87 MHz ( period = 11.645 ns ) ; speed:inst2|time[1] ; speed:inst2|money[4] ; clk_zj ; clk_zj ; None ; None ; 6.481 ns ;
; N/A ; 86.21 MHz ( period = 11.599 ns ) ; speed:inst2|time[7] ; speed:inst2|money[8] ; clk_zj ; clk_zj ; None ; None ; 6.372 ns ;
; N/A ; 86.48 MHz ( period = 11.563 ns ) ; speed:inst2|time[3] ; speed:inst2|money[9] ; clk_zj ; clk_zj ; None ; None ; 6.336 ns ;
; N/A ; 86.77 MHz ( period = 11.525 ns ) ; speed:inst2|time[1] ; speed:inst2|money[5] ; clk_zj ; clk_zj ; None ; None ; 6.361 ns ;
; N/A ; 87.01 MHz ( period = 11.493 ns ) ; speed:inst2|time[7] ; speed:inst2|money[9] ; clk_zj ; clk_zj ; None ; None ; 6.266 ns ;
; N/A ; 87.25 MHz ( period = 11.461 ns ) ; speed:inst2|time[1] ; speed:inst2|money[2] ; clk_zj ; clk_zj ; None ; None ; 6.297 ns ;
; N/A ; 87.43 MHz ( period = 11.438 ns ) ; speed:inst2|time[5] ; speed:inst2|money[7] ; clk_zj ; clk_zj ; None ; None ; 6.274 ns ;
; N/A ; 87.52 MHz ( period = 11.426 ns ) ; speed:inst2|time[1] ; speed:inst2|money[6] ; clk_zj ; clk_zj ; None ; None ; 6.199 ns ;
; N/A ; 87.79 MHz ( period = 11.391 ns ) ; speed:inst2|time[1] ; speed:inst2|money[7] ; clk_zj ; clk_zj ; None ; None ; 6.227 ns ;
; N/A ; 88.25 MHz ( period = 11.331 ns ) ; speed:inst2|time[3] ; speed:inst2|money[5] ; clk_zj ; clk_zj ; None ; None ; 6.167 ns ;
; N/A ; 88.39 MHz ( period = 11.314 ns ) ; speed:inst2|time[6] ; speed:inst2|money[9] ; clk_zj ; clk_zj ; None ; None ; 6.087 ns ;
; N/A ; 88.39 MHz ( period = 11.313 ns ) ; speed:inst2|time[4] ; speed:inst2|money[6] ; clk_zj ; clk_zj ; None ; None ; 6.086 ns ;
; N/A ; 88.64 MHz ( period = 11.282 ns ) ; speed:inst2|time[4] ; speed:inst2|money[7] ; clk_zj ; clk_zj ; None ; None ; 6.118 ns ;
; N/A ; 88.69 MHz ( period = 11.275 ns ) ; speed:inst2|time[2] ; speed:inst2|money[2] ; clk_zj ; clk_zj ; None ; None ; 6.111 ns ;
; N/A ; 89.00 MHz ( period = 11.236 ns ) ; speed:inst2|time[3] ; speed:inst2|money[6] ; clk_zj ; clk_zj ; None ; None ; 6.009 ns ;
; N/A ; 89.28 MHz ( period = 11.201 ns ) ; speed:inst2|time[3] ; speed:inst2|money[7] ; clk_zj ; clk_zj ; None ; None ; 6.037 ns ;
; N/A ; 91.07 MHz ( period = 10.980 ns ) ; speed:inst2|time[4] ; speed:inst2|money[5] ; clk_zj ; clk_zj ; None ; None ; 5.816 ns ;
; N/A ; 91.30 MHz ( period = 10.953 ns ) ; speed:inst2|time[7] ; speed:inst2|money[5] ; clk_zj ; clk_zj ; None ; None ; 5.789 ns ;
; N/A ; 91.42 MHz ( period = 10.938 ns ) ; speed:inst2|time[3] ; speed:inst2|money[4] ; clk_zj ; clk_zj ; None ; None ; 5.774 ns ;
; N/A ; 91.73 MHz ( period = 10.902 ns ) ; speed:inst2|time[5] ; speed:inst2|money[6] ; clk_zj ; clk_zj ; None ; None ; 5.675 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -