⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 pc2.sim.rpt

📁 DES加密算法的VHDL实现,采用流水线技术实现
💻 RPT
📖 第 1 页 / 共 2 页
字号:
; |pc2|c[3]   ; |pc2|c[3]~corein  ; combout          ;
; |pc2|c[5]   ; |pc2|c[5]~corein  ; combout          ;
; |pc2|c[1]   ; |pc2|c[1]~corein  ; combout          ;
; |pc2|c[24]  ; |pc2|c[24]~corein ; combout          ;
; |pc2|c[11]  ; |pc2|c[11]~corein ; combout          ;
; |pc2|c[17]  ; |pc2|c[17]~corein ; combout          ;
; |pc2|c[14]  ; |pc2|c[14]~corein ; combout          ;
+-------------+-------------------+------------------+


The following table displays output ports that do not toggle to 1 during simulation.
+----------------------------------------------------+
; Missing 1-Value Coverage                           ;
+-------------+-------------------+------------------+
; Node Name   ; Output Port Name  ; Output Port Type ;
+-------------+-------------------+------------------+
; |pc2|ct[48] ; |pc2|ct[48]       ; padio            ;
; |pc2|ct[47] ; |pc2|ct[47]       ; padio            ;
; |pc2|ct[46] ; |pc2|ct[46]       ; padio            ;
; |pc2|ct[45] ; |pc2|ct[45]       ; padio            ;
; |pc2|ct[44] ; |pc2|ct[44]       ; padio            ;
; |pc2|ct[43] ; |pc2|ct[43]       ; padio            ;
; |pc2|ct[42] ; |pc2|ct[42]       ; padio            ;
; |pc2|ct[41] ; |pc2|ct[41]       ; padio            ;
; |pc2|ct[40] ; |pc2|ct[40]       ; padio            ;
; |pc2|ct[39] ; |pc2|ct[39]       ; padio            ;
; |pc2|ct[38] ; |pc2|ct[38]       ; padio            ;
; |pc2|ct[37] ; |pc2|ct[37]       ; padio            ;
; |pc2|ct[36] ; |pc2|ct[36]       ; padio            ;
; |pc2|ct[35] ; |pc2|ct[35]       ; padio            ;
; |pc2|ct[34] ; |pc2|ct[34]       ; padio            ;
; |pc2|ct[33] ; |pc2|ct[33]       ; padio            ;
; |pc2|ct[32] ; |pc2|ct[32]       ; padio            ;
; |pc2|ct[31] ; |pc2|ct[31]       ; padio            ;
; |pc2|ct[30] ; |pc2|ct[30]       ; padio            ;
; |pc2|ct[29] ; |pc2|ct[29]       ; padio            ;
; |pc2|ct[28] ; |pc2|ct[28]       ; padio            ;
; |pc2|ct[27] ; |pc2|ct[27]       ; padio            ;
; |pc2|ct[26] ; |pc2|ct[26]       ; padio            ;
; |pc2|ct[25] ; |pc2|ct[25]       ; padio            ;
; |pc2|d[4]   ; |pc2|d[4]~corein  ; combout          ;
; |pc2|d[1]   ; |pc2|d[1]~corein  ; combout          ;
; |pc2|d[8]   ; |pc2|d[8]~corein  ; combout          ;
; |pc2|d[22]  ; |pc2|d[22]~corein ; combout          ;
; |pc2|d[14]  ; |pc2|d[14]~corein ; combout          ;
; |pc2|d[18]  ; |pc2|d[18]~corein ; combout          ;
; |pc2|d[25]  ; |pc2|d[25]~corein ; combout          ;
; |pc2|d[6]   ; |pc2|d[6]~corein  ; combout          ;
; |pc2|d[28]  ; |pc2|d[28]~corein ; combout          ;
; |pc2|d[11]  ; |pc2|d[11]~corein ; combout          ;
; |pc2|d[21]  ; |pc2|d[21]~corein ; combout          ;
; |pc2|d[16]  ; |pc2|d[16]~corein ; combout          ;
; |pc2|d[20]  ; |pc2|d[20]~corein ; combout          ;
; |pc2|d[5]   ; |pc2|d[5]~corein  ; combout          ;
; |pc2|d[17]  ; |pc2|d[17]~corein ; combout          ;
; |pc2|d[23]  ; |pc2|d[23]~corein ; combout          ;
; |pc2|d[12]  ; |pc2|d[12]~corein ; combout          ;
; |pc2|d[2]   ; |pc2|d[2]~corein  ; combout          ;
; |pc2|d[27]  ; |pc2|d[27]~corein ; combout          ;
; |pc2|d[19]  ; |pc2|d[19]~corein ; combout          ;
; |pc2|d[9]   ; |pc2|d[9]~corein  ; combout          ;
; |pc2|d[3]   ; |pc2|d[3]~corein  ; combout          ;
; |pc2|d[24]  ; |pc2|d[24]~corein ; combout          ;
; |pc2|d[13]  ; |pc2|d[13]~corein ; combout          ;
+-------------+-------------------+------------------+


The following table displays output ports that do not toggle to 0 during simulation.
+----------------------------------------------------+
; Missing 0-Value Coverage                           ;
+-------------+-------------------+------------------+
; Node Name   ; Output Port Name  ; Output Port Type ;
+-------------+-------------------+------------------+
; |pc2|ct[48] ; |pc2|ct[48]       ; padio            ;
; |pc2|ct[47] ; |pc2|ct[47]       ; padio            ;
; |pc2|ct[46] ; |pc2|ct[46]       ; padio            ;
; |pc2|ct[45] ; |pc2|ct[45]       ; padio            ;
; |pc2|ct[44] ; |pc2|ct[44]       ; padio            ;
; |pc2|ct[43] ; |pc2|ct[43]       ; padio            ;
; |pc2|ct[42] ; |pc2|ct[42]       ; padio            ;
; |pc2|ct[41] ; |pc2|ct[41]       ; padio            ;
; |pc2|ct[40] ; |pc2|ct[40]       ; padio            ;
; |pc2|ct[39] ; |pc2|ct[39]       ; padio            ;
; |pc2|ct[38] ; |pc2|ct[38]       ; padio            ;
; |pc2|ct[37] ; |pc2|ct[37]       ; padio            ;
; |pc2|ct[36] ; |pc2|ct[36]       ; padio            ;
; |pc2|ct[35] ; |pc2|ct[35]       ; padio            ;
; |pc2|ct[34] ; |pc2|ct[34]       ; padio            ;
; |pc2|ct[33] ; |pc2|ct[33]       ; padio            ;
; |pc2|ct[32] ; |pc2|ct[32]       ; padio            ;
; |pc2|ct[31] ; |pc2|ct[31]       ; padio            ;
; |pc2|ct[30] ; |pc2|ct[30]       ; padio            ;
; |pc2|ct[29] ; |pc2|ct[29]       ; padio            ;
; |pc2|ct[28] ; |pc2|ct[28]       ; padio            ;
; |pc2|ct[27] ; |pc2|ct[27]       ; padio            ;
; |pc2|ct[26] ; |pc2|ct[26]       ; padio            ;
; |pc2|ct[25] ; |pc2|ct[25]       ; padio            ;
; |pc2|d[4]   ; |pc2|d[4]~corein  ; combout          ;
; |pc2|d[1]   ; |pc2|d[1]~corein  ; combout          ;
; |pc2|d[8]   ; |pc2|d[8]~corein  ; combout          ;
; |pc2|d[22]  ; |pc2|d[22]~corein ; combout          ;
; |pc2|d[14]  ; |pc2|d[14]~corein ; combout          ;
; |pc2|d[18]  ; |pc2|d[18]~corein ; combout          ;
; |pc2|d[25]  ; |pc2|d[25]~corein ; combout          ;
; |pc2|d[6]   ; |pc2|d[6]~corein  ; combout          ;
; |pc2|d[28]  ; |pc2|d[28]~corein ; combout          ;
; |pc2|d[11]  ; |pc2|d[11]~corein ; combout          ;
; |pc2|d[21]  ; |pc2|d[21]~corein ; combout          ;
; |pc2|d[16]  ; |pc2|d[16]~corein ; combout          ;
; |pc2|d[20]  ; |pc2|d[20]~corein ; combout          ;
; |pc2|d[5]   ; |pc2|d[5]~corein  ; combout          ;
; |pc2|d[17]  ; |pc2|d[17]~corein ; combout          ;
; |pc2|d[23]  ; |pc2|d[23]~corein ; combout          ;
; |pc2|d[12]  ; |pc2|d[12]~corein ; combout          ;
; |pc2|d[2]   ; |pc2|d[2]~corein  ; combout          ;
; |pc2|d[27]  ; |pc2|d[27]~corein ; combout          ;
; |pc2|d[19]  ; |pc2|d[19]~corein ; combout          ;
; |pc2|d[9]   ; |pc2|d[9]~corein  ; combout          ;
; |pc2|d[3]   ; |pc2|d[3]~corein  ; combout          ;
; |pc2|d[24]  ; |pc2|d[24]~corein ; combout          ;
; |pc2|d[13]  ; |pc2|d[13]~corein ; combout          ;
+-------------+-------------------+------------------+


+---------------------+
; Simulator INI Usage ;
+--------+------------+
; Option ; Usage      ;
+--------+------------+


+--------------------+
; Simulator Messages ;
+--------------------+
Info: *******************************************************************
Info: Running Quartus II Simulator
    Info: Version 7.1 Build 156 04/30/2007 SJ Full Version
    Info: Processing started: Sat Aug 04 19:06:14 2007
Info: Command: quartus_sim --read_settings_files=on --write_settings_files=off pc2 -c pc2
Info: Using vector source file "E:/Muxplux/Vhdl/DES/pc2.vwf"
Info: Option to preserve fewer signal transitions to reduce memory requirements is enabled
    Info: Simulation has been partitioned into sub-simulations according to the maximum transition count determined by the engine. Transitions from memory will be flushed out to disk at the end of each sub-simulation to reduce memory requirements.
Info: Simulation partitioned into 1 sub-simulations
Info: Simulation coverage is      50.00 %
Info: Number of transitions in simulation is 4854
Info: Quartus II Simulator was successful. 0 errors, 0 warnings
    Info: Allocated 97 megabytes of memory during processing
    Info: Processing ended: Sat Aug 04 19:06:16 2007
    Info: Elapsed time: 00:00:02


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -