⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 rr.fit.rpt

📁 DES加密算法的VHDL实现,采用流水线技术实现
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Combinational ALUTs by mode                            ;                         ;
;     -- normal mode                                     ; 112                     ;
;     -- extended LUT mode                               ; 0                       ;
;     -- arithmetic mode                                 ; 0                       ;
;     -- shared arithmetic mode                          ; 0                       ;
;                                                        ;                         ;
; Logic utilization                                      ; 128 / 38,000 ( < 1 % )  ;
;     -- ALUT/register pairs used                        ; 112                     ;
;         -- Combinational with no register              ; 112                     ;
;         -- Register only                               ; 0                       ;
;         -- Combinational with a register               ; 0                       ;
;     -- ALUT/register pairs unavailable                 ; 16                      ;
;                                                        ;                         ;
; Total registers*                                       ; 0 / 39,600 ( 0 % )      ;
;     -- Dedicated logic registers                       ; 0 / 38,000 ( 0 % )      ;
;     -- I/O registers                                   ; 0 / 1,600 ( 0 % )       ;
;     -- LUT_REGs                                        ; 0                       ;
;                                                        ;                         ;
; ALMs:  partially or completely used                    ; 74 / 19,000 ( < 1 % )   ;
;     -- Logic                                           ; 74 / 74 ( 100 % )       ;
;     -- Memory                                          ; 0 / 74 ( 0 % )          ;
;                                                        ;                         ;
; Total LABs:  partially or completely used              ; 8 / 1,900 ( < 1 % )     ;
;     -- Logic LABs                                      ; 8 / 8 ( 100 % )         ;
;     -- Memory LABs                                     ; 0 / 8 ( 0 % )           ;
;                                                        ;                         ;
; User inserted logic elements                           ; 0                       ;
; Virtual pins                                           ; 0                       ;
; I/O pins                                               ; 144 / 296 ( 49 % )      ;
;     -- Clock pins                                      ; 7 / 16 ( 44 % )         ;
;     -- Dedicated input pins                            ; 0 / 12 ( 0 % )          ;
; Global signals                                         ; 0                       ;
; M9K blocks                                             ; 0 / 108 ( 0 % )         ;
; M144K blocks                                           ; 0 / 6 ( 0 % )           ;
; Total MLAB memory bits                                 ; 0                       ;
; Total block memory bits                                ; 0 / 1,880,064 ( 0 % )   ;
; Total block memory implementation bits                 ; 0 / 1,880,064 ( 0 % )   ;
; DSP block 18-bit elements                              ; 0 / 216 ( 0 % )         ;
; PLLs                                                   ; 0 / 4 ( 0 % )           ;
; Global clocks                                          ; 0 / 16 ( 0 % )          ;
; Quadrant clocks                                        ; 0 / 64 ( 0 % )          ;
; Periphery clocks                                       ; 0 / 56 ( 0 % )          ;
; SERDES transmitters                                    ; 0 / 56 ( 0 % )          ;
; SERDES receivers                                       ; 0 / 56 ( 0 % )          ;
; Impedance control blocks                               ; 0 / 8 ( 0 % )           ;
; Average interconnect usage                             ; 0%                      ;
; Peak interconnect usage                                ; 0%                      ;
;                                                        ;                         ;
; Programmable power technology low-power tiles          ; 1,542 / 1,542 ( 100 % ) ;
;     -- low-power tiles that are used by the design     ; 176 / 1,542 ( 11 % )    ;
;     -- unused tiles (low-power)                        ; 1,366 / 1,542 ( 89 % )  ;
; Programmable power technology high-speed tiles         ; 0 / 1,542 ( 0 % )       ;
;                                                        ;                         ;
; Programmable power technology low-power LAB tiles      ; 1,350 / 1,350 ( 100 % ) ;
;     -- low-power LAB tiles that are used by the design ; 176 / 1,350 ( 13 % )    ;
;     -- unused LAB tiles (low-power)                    ; 1,174 / 1,350 ( 87 % )  ;
; Programmable power technology high-speed LAB tiles     ; 0 / 1,350 ( 0 % )       ;
;                                                        ;                         ;
; Maximum fan-out node                                   ; ep_xor_key:inst1|ct[23] ;
; Maximum fan-out                                        ; 4                       ;
; Highest non-global fan-out signal                      ; ep_xor_key:inst1|ct[23] ;
; Highest non-global fan-out                             ; 4                       ;
; Total fan-out                                          ; 529                     ;
; Average fan-out                                        ; 1.32                    ;
+--------------------------------------------------------+-------------------------+
*  Register count does not include registers inside block RAM or DSP blocks.



+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                                                      ;
+--------+-------------+----------+--------------+--------------+--------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+---------------------------+----------------------+
; Name   ; Pin #       ; I/O Bank ; X coordinate ; Y coordinate ; Z coordinate ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Termination Control Block ; Location assigned by ;
+--------+-------------+----------+--------------+--------------+--------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+---------------------------+----------------------+
; ka[10] ; X62_Y35_N30 ; 6C       ; 62           ; 35           ; 30           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 2.5 V        ; Off         ; --                        ; Fitter               ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -