⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 ep.sim.rpt

📁 DES加密算法的VHDL实现,采用流水线技术实现
💻 RPT
📖 第 1 页 / 共 2 页
字号:
; |ep|r[22]         ; |ep|r[22]         ; padout           ;
; |ep|r[21]~input   ; |ep|r[21]~input   ; o                ;
; |ep|r[21]         ; |ep|r[21]         ; padout           ;
; |ep|r[20]~input   ; |ep|r[20]~input   ; o                ;
; |ep|r[20]         ; |ep|r[20]         ; padout           ;
; |ep|r[19]~input   ; |ep|r[19]~input   ; o                ;
; |ep|r[19]         ; |ep|r[19]         ; padout           ;
; |ep|r[18]~input   ; |ep|r[18]~input   ; o                ;
; |ep|r[18]         ; |ep|r[18]         ; padout           ;
; |ep|r[17]~input   ; |ep|r[17]~input   ; o                ;
; |ep|r[17]         ; |ep|r[17]         ; padout           ;
; |ep|r[16]~input   ; |ep|r[16]~input   ; o                ;
; |ep|r[16]         ; |ep|r[16]         ; padout           ;
; |ep|r[15]~input   ; |ep|r[15]~input   ; o                ;
; |ep|r[15]         ; |ep|r[15]         ; padout           ;
; |ep|r[14]~input   ; |ep|r[14]~input   ; o                ;
; |ep|r[14]         ; |ep|r[14]         ; padout           ;
; |ep|r[13]~input   ; |ep|r[13]~input   ; o                ;
; |ep|r[13]         ; |ep|r[13]         ; padout           ;
; |ep|r[12]~input   ; |ep|r[12]~input   ; o                ;
; |ep|r[12]         ; |ep|r[12]         ; padout           ;
; |ep|r[11]~input   ; |ep|r[11]~input   ; o                ;
; |ep|r[11]         ; |ep|r[11]         ; padout           ;
; |ep|r[10]~input   ; |ep|r[10]~input   ; o                ;
; |ep|r[10]         ; |ep|r[10]         ; padout           ;
; |ep|r[9]~input    ; |ep|r[9]~input    ; o                ;
; |ep|r[9]          ; |ep|r[9]          ; padout           ;
; |ep|r[8]~input    ; |ep|r[8]~input    ; o                ;
; |ep|r[8]          ; |ep|r[8]          ; padout           ;
; |ep|r[7]~input    ; |ep|r[7]~input    ; o                ;
; |ep|r[7]          ; |ep|r[7]          ; padout           ;
; |ep|r[6]~input    ; |ep|r[6]~input    ; o                ;
; |ep|r[6]          ; |ep|r[6]          ; padout           ;
; |ep|r[5]~input    ; |ep|r[5]~input    ; o                ;
; |ep|r[5]          ; |ep|r[5]          ; padout           ;
; |ep|r[4]~input    ; |ep|r[4]~input    ; o                ;
; |ep|r[4]          ; |ep|r[4]          ; padout           ;
; |ep|r[3]~input    ; |ep|r[3]~input    ; o                ;
; |ep|r[3]          ; |ep|r[3]          ; padout           ;
; |ep|r[2]~input    ; |ep|r[2]~input    ; o                ;
; |ep|r[2]          ; |ep|r[2]          ; padout           ;
+-------------------+-------------------+------------------+


The following table displays output ports that do not toggle to 0 during simulation.
+----------------------------------------------------------+
; Missing 0-Value Coverage                                 ;
+-------------------+-------------------+------------------+
; Node Name         ; Output Port Name  ; Output Port Type ;
+-------------------+-------------------+------------------+
; |ep|ct[48]~output ; |ep|ct[48]~output ; o                ;
; |ep|ct[48]        ; |ep|ct[48]        ; padout           ;
; |ep|ct[47]~output ; |ep|ct[47]~output ; o                ;
; |ep|ct[47]        ; |ep|ct[47]        ; padout           ;
; |ep|ct[46]~output ; |ep|ct[46]~output ; o                ;
; |ep|ct[46]        ; |ep|ct[46]        ; padout           ;
; |ep|ct[45]~output ; |ep|ct[45]~output ; o                ;
; |ep|ct[45]        ; |ep|ct[45]        ; padout           ;
; |ep|ct[44]~output ; |ep|ct[44]~output ; o                ;
; |ep|ct[44]        ; |ep|ct[44]        ; padout           ;
; |ep|ct[43]~output ; |ep|ct[43]~output ; o                ;
; |ep|ct[43]        ; |ep|ct[43]        ; padout           ;
; |ep|ct[42]~output ; |ep|ct[42]~output ; o                ;
; |ep|ct[42]        ; |ep|ct[42]        ; padout           ;
; |ep|ct[41]~output ; |ep|ct[41]~output ; o                ;
; |ep|ct[41]        ; |ep|ct[41]        ; padout           ;
; |ep|ct[40]~output ; |ep|ct[40]~output ; o                ;
; |ep|ct[40]        ; |ep|ct[40]        ; padout           ;
; |ep|ct[39]~output ; |ep|ct[39]~output ; o                ;
; |ep|ct[39]        ; |ep|ct[39]        ; padout           ;
; |ep|ct[38]~output ; |ep|ct[38]~output ; o                ;
; |ep|ct[38]        ; |ep|ct[38]        ; padout           ;
; |ep|ct[37]~output ; |ep|ct[37]~output ; o                ;
; |ep|ct[37]        ; |ep|ct[37]        ; padout           ;
; |ep|ct[36]~output ; |ep|ct[36]~output ; o                ;
; |ep|ct[36]        ; |ep|ct[36]        ; padout           ;
; |ep|ct[35]~output ; |ep|ct[35]~output ; o                ;
; |ep|ct[35]        ; |ep|ct[35]        ; padout           ;
; |ep|ct[34]~output ; |ep|ct[34]~output ; o                ;
; |ep|ct[34]        ; |ep|ct[34]        ; padout           ;
; |ep|ct[33]~output ; |ep|ct[33]~output ; o                ;
; |ep|ct[33]        ; |ep|ct[33]        ; padout           ;
; |ep|ct[32]~output ; |ep|ct[32]~output ; o                ;
; |ep|ct[32]        ; |ep|ct[32]        ; padout           ;
; |ep|ct[31]~output ; |ep|ct[31]~output ; o                ;
; |ep|ct[31]        ; |ep|ct[31]        ; padout           ;
; |ep|ct[30]~output ; |ep|ct[30]~output ; o                ;
; |ep|ct[30]        ; |ep|ct[30]        ; padout           ;
; |ep|ct[29]~output ; |ep|ct[29]~output ; o                ;
; |ep|ct[29]        ; |ep|ct[29]        ; padout           ;
; |ep|ct[28]~output ; |ep|ct[28]~output ; o                ;
; |ep|ct[28]        ; |ep|ct[28]        ; padout           ;
; |ep|ct[27]~output ; |ep|ct[27]~output ; o                ;
; |ep|ct[27]        ; |ep|ct[27]        ; padout           ;
; |ep|ct[26]~output ; |ep|ct[26]~output ; o                ;
; |ep|ct[26]        ; |ep|ct[26]        ; padout           ;
; |ep|ct[25]~output ; |ep|ct[25]~output ; o                ;
; |ep|ct[25]        ; |ep|ct[25]        ; padout           ;
; |ep|ct[24]~output ; |ep|ct[24]~output ; o                ;
; |ep|ct[24]        ; |ep|ct[24]        ; padout           ;
; |ep|ct[23]~output ; |ep|ct[23]~output ; o                ;
; |ep|ct[23]        ; |ep|ct[23]        ; padout           ;
; |ep|ct[22]~output ; |ep|ct[22]~output ; o                ;
; |ep|ct[22]        ; |ep|ct[22]        ; padout           ;
; |ep|ct[21]~output ; |ep|ct[21]~output ; o                ;
; |ep|ct[21]        ; |ep|ct[21]        ; padout           ;
; |ep|ct[20]~output ; |ep|ct[20]~output ; o                ;
; |ep|ct[20]        ; |ep|ct[20]        ; padout           ;
; |ep|ct[19]~output ; |ep|ct[19]~output ; o                ;
; |ep|ct[19]        ; |ep|ct[19]        ; padout           ;
; |ep|ct[18]~output ; |ep|ct[18]~output ; o                ;
; |ep|ct[18]        ; |ep|ct[18]        ; padout           ;
; |ep|ct[17]~output ; |ep|ct[17]~output ; o                ;
; |ep|ct[17]        ; |ep|ct[17]        ; padout           ;
; |ep|ct[16]~output ; |ep|ct[16]~output ; o                ;
; |ep|ct[16]        ; |ep|ct[16]        ; padout           ;
; |ep|ct[15]~output ; |ep|ct[15]~output ; o                ;
; |ep|ct[15]        ; |ep|ct[15]        ; padout           ;
; |ep|ct[14]~output ; |ep|ct[14]~output ; o                ;
; |ep|ct[14]        ; |ep|ct[14]        ; padout           ;
; |ep|ct[13]~output ; |ep|ct[13]~output ; o                ;
; |ep|ct[13]        ; |ep|ct[13]        ; padout           ;
; |ep|ct[12]~output ; |ep|ct[12]~output ; o                ;
; |ep|ct[12]        ; |ep|ct[12]        ; padout           ;
; |ep|ct[11]~output ; |ep|ct[11]~output ; o                ;
; |ep|ct[11]        ; |ep|ct[11]        ; padout           ;
; |ep|ct[10]~output ; |ep|ct[10]~output ; o                ;
; |ep|ct[10]        ; |ep|ct[10]        ; padout           ;
; |ep|ct[9]~output  ; |ep|ct[9]~output  ; o                ;
; |ep|ct[9]         ; |ep|ct[9]         ; padout           ;
; |ep|ct[8]~output  ; |ep|ct[8]~output  ; o                ;
; |ep|ct[8]         ; |ep|ct[8]         ; padout           ;
; |ep|ct[7]~output  ; |ep|ct[7]~output  ; o                ;
; |ep|ct[7]         ; |ep|ct[7]         ; padout           ;
; |ep|ct[6]~output  ; |ep|ct[6]~output  ; o                ;
; |ep|ct[6]         ; |ep|ct[6]         ; padout           ;
; |ep|ct[5]~output  ; |ep|ct[5]~output  ; o                ;
; |ep|ct[5]         ; |ep|ct[5]         ; padout           ;
; |ep|ct[4]~output  ; |ep|ct[4]~output  ; o                ;
; |ep|ct[4]         ; |ep|ct[4]         ; padout           ;
; |ep|ct[3]~output  ; |ep|ct[3]~output  ; o                ;
; |ep|ct[3]         ; |ep|ct[3]         ; padout           ;
; |ep|ct[2]~output  ; |ep|ct[2]~output  ; o                ;
; |ep|ct[2]         ; |ep|ct[2]         ; padout           ;
; |ep|ct[1]~output  ; |ep|ct[1]~output  ; o                ;
; |ep|ct[1]         ; |ep|ct[1]         ; padout           ;
; |ep|r[1]~input    ; |ep|r[1]~input    ; o                ;
; |ep|r[1]          ; |ep|r[1]          ; padout           ;
; |ep|r[32]~input   ; |ep|r[32]~input   ; o                ;
; |ep|r[32]         ; |ep|r[32]         ; padout           ;
; |ep|r[31]~input   ; |ep|r[31]~input   ; o                ;
; |ep|r[31]         ; |ep|r[31]         ; padout           ;
; |ep|r[30]~input   ; |ep|r[30]~input   ; o                ;
; |ep|r[30]         ; |ep|r[30]         ; padout           ;
; |ep|r[29]~input   ; |ep|r[29]~input   ; o                ;
; |ep|r[29]         ; |ep|r[29]         ; padout           ;
; |ep|r[28]~input   ; |ep|r[28]~input   ; o                ;
; |ep|r[28]         ; |ep|r[28]         ; padout           ;
; |ep|r[27]~input   ; |ep|r[27]~input   ; o                ;
; |ep|r[27]         ; |ep|r[27]         ; padout           ;
; |ep|r[26]~input   ; |ep|r[26]~input   ; o                ;
; |ep|r[26]         ; |ep|r[26]         ; padout           ;
; |ep|r[25]~input   ; |ep|r[25]~input   ; o                ;
; |ep|r[25]         ; |ep|r[25]         ; padout           ;
; |ep|r[24]~input   ; |ep|r[24]~input   ; o                ;
; |ep|r[24]         ; |ep|r[24]         ; padout           ;
; |ep|r[23]~input   ; |ep|r[23]~input   ; o                ;
; |ep|r[23]         ; |ep|r[23]         ; padout           ;
; |ep|r[22]~input   ; |ep|r[22]~input   ; o                ;
; |ep|r[22]         ; |ep|r[22]         ; padout           ;
; |ep|r[21]~input   ; |ep|r[21]~input   ; o                ;
; |ep|r[21]         ; |ep|r[21]         ; padout           ;
; |ep|r[20]~input   ; |ep|r[20]~input   ; o                ;
; |ep|r[20]         ; |ep|r[20]         ; padout           ;
; |ep|r[19]~input   ; |ep|r[19]~input   ; o                ;
; |ep|r[19]         ; |ep|r[19]         ; padout           ;
; |ep|r[18]~input   ; |ep|r[18]~input   ; o                ;
; |ep|r[18]         ; |ep|r[18]         ; padout           ;
; |ep|r[17]~input   ; |ep|r[17]~input   ; o                ;
; |ep|r[17]         ; |ep|r[17]         ; padout           ;
; |ep|r[16]~input   ; |ep|r[16]~input   ; o                ;
; |ep|r[16]         ; |ep|r[16]         ; padout           ;
; |ep|r[15]~input   ; |ep|r[15]~input   ; o                ;
; |ep|r[15]         ; |ep|r[15]         ; padout           ;
; |ep|r[14]~input   ; |ep|r[14]~input   ; o                ;
; |ep|r[14]         ; |ep|r[14]         ; padout           ;
; |ep|r[13]~input   ; |ep|r[13]~input   ; o                ;
; |ep|r[13]         ; |ep|r[13]         ; padout           ;
; |ep|r[12]~input   ; |ep|r[12]~input   ; o                ;
; |ep|r[12]         ; |ep|r[12]         ; padout           ;
; |ep|r[11]~input   ; |ep|r[11]~input   ; o                ;
; |ep|r[11]         ; |ep|r[11]         ; padout           ;
; |ep|r[10]~input   ; |ep|r[10]~input   ; o                ;
; |ep|r[10]         ; |ep|r[10]         ; padout           ;
; |ep|r[9]~input    ; |ep|r[9]~input    ; o                ;
; |ep|r[9]          ; |ep|r[9]          ; padout           ;
; |ep|r[8]~input    ; |ep|r[8]~input    ; o                ;
; |ep|r[8]          ; |ep|r[8]          ; padout           ;
; |ep|r[7]~input    ; |ep|r[7]~input    ; o                ;
; |ep|r[7]          ; |ep|r[7]          ; padout           ;
; |ep|r[6]~input    ; |ep|r[6]~input    ; o                ;
; |ep|r[6]          ; |ep|r[6]          ; padout           ;
; |ep|r[5]~input    ; |ep|r[5]~input    ; o                ;
; |ep|r[5]          ; |ep|r[5]          ; padout           ;
; |ep|r[4]~input    ; |ep|r[4]~input    ; o                ;
; |ep|r[4]          ; |ep|r[4]          ; padout           ;
; |ep|r[3]~input    ; |ep|r[3]~input    ; o                ;
; |ep|r[3]          ; |ep|r[3]          ; padout           ;
; |ep|r[2]~input    ; |ep|r[2]~input    ; o                ;
; |ep|r[2]          ; |ep|r[2]          ; padout           ;
+-------------------+-------------------+------------------+


+---------------------+
; Simulator INI Usage ;
+--------+------------+
; Option ; Usage      ;
+--------+------------+


+--------------------+
; Simulator Messages ;
+--------------------+
Info: *******************************************************************
Info: Running Quartus II Simulator
    Info: Version 7.1 Build 156 04/30/2007 SJ Full Version
    Info: Processing started: Sat Aug 04 21:20:21 2007
Info: Command: quartus_sim --read_settings_files=on --write_settings_files=off ep -c ep
Info: Using vector source file "E:/Muxplux/Vhdl/DES/ep.vwf"
Info: Option to preserve fewer signal transitions to reduce memory requirements is enabled
    Info: Simulation has been partitioned into sub-simulations according to the maximum transition count determined by the engine. Transitions from memory will be flushed out to disk at the end of each sub-simulation to reduce memory requirements.
Info: Simulation partitioned into 1 sub-simulations
Info: Simulation coverage is       0.00 %
Info: Number of transitions in simulation is 0
Info: Quartus II Simulator was successful. 0 errors, 0 warnings
    Info: Allocated 104 megabytes of memory during processing
    Info: Processing ended: Sat Aug 04 21:20:26 2007
    Info: Elapsed time: 00:00:05


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -